freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

微機(jī)原理與接口技術(shù)_樓順天版_課后題答案-展示頁

2025-06-15 23:39本頁面
  

【正文】 2. 微處理器級總線經(jīng)過形成電路之后形成了 系統(tǒng)級總線 。答:總線是計(jì)算機(jī)系統(tǒng)中模塊(或子系統(tǒng))之間傳輸數(shù)據(jù)、地址和控制信號的公共通道,它是一組公用導(dǎo)線,是計(jì)算機(jī)系統(tǒng)的重要組成部分。2) 簡化系統(tǒng)結(jié)構(gòu)。4) 便于系統(tǒng)更新。4. 在微型計(jì)算機(jī)應(yīng)用系統(tǒng)中,按功能層次可以把總線分成哪幾類。5. 簡述RESET信號的有效形式和系統(tǒng)復(fù)位后的啟動(dòng)地址。系統(tǒng)復(fù)位后的啟動(dòng)地址為0FFFF0H。6. 8086 CPU的信號在訪問存儲(chǔ)器時(shí)為 高 電平,訪問I/O端口時(shí)為 低 電平。這20條引腳在總線周期的T1狀態(tài)輸出地址。8. 根據(jù)傳送信息的種類不同,系統(tǒng)總線分為 數(shù)據(jù)總線 、 地址總線 和 控制總線 。10. 在8086的基本讀總線周期中,在狀態(tài)開始輸出有效的ALE信號;在狀態(tài)開始輸出低電平的信號,相應(yīng)的為__低__電平,為__低__電平;引腳AD15 ~ AD0上在狀態(tài)期間給出地址信息,在狀態(tài)完成數(shù)據(jù)的讀入。答:。A. 數(shù)據(jù)信號流;B. 存儲(chǔ)器和I/O設(shè)備的地址碼;C. 所有存儲(chǔ)器和I/O設(shè)備的時(shí)序信號;D. 所有存儲(chǔ)器和I/O設(shè)備的控制信號;E. 來自存儲(chǔ)器和I/O設(shè)備的響應(yīng)信號;F. 上述各項(xiàng);G. 上述C,D兩項(xiàng);H. 上述C,D和E三項(xiàng)。A. 決定數(shù)據(jù)總線上數(shù)據(jù)流的方向;B. 控制存儲(chǔ)器操作讀/寫的類型;C. 控制流入、流出存儲(chǔ)器信息的方向;D. 控制流入、流出I/O端口信息的方向;E. 以上所有。15. RESET信號在至少保持4個(gè)時(shí)鐘周期的 高 電平時(shí)才有效,該信號結(jié)束后,CPU內(nèi)部的CS為 0FFFFH ,IP為 0000H ,程序從 0FFFF0H 地址開始執(zhí)行。17. 8086 CPU在讀寫一個(gè)字節(jié)時(shí),只需要使用16條數(shù)據(jù)線中的8條,在 一 個(gè)總線周期內(nèi)完成;在讀寫一個(gè)字時(shí),自然要用到16條數(shù)據(jù)線,當(dāng)字的存儲(chǔ)對準(zhǔn)時(shí),可在 一 個(gè)總線周期內(nèi)完成;當(dāng)字的存儲(chǔ)為未對準(zhǔn)時(shí),則要在 兩 個(gè)總線周期內(nèi)完成。19. 8086最大系統(tǒng)的系統(tǒng)總線結(jié)構(gòu)較最小系統(tǒng)的系統(tǒng)總線結(jié)構(gòu)多一個(gè)芯片 8288總線控制器_。A.RESET C. D.21. 設(shè)指令MOV AX,DATA 已被取到CPU的指令隊(duì)列中準(zhǔn)備執(zhí)行,并假定DATA為偶地址,試畫出下列情況該指令執(zhí)行的總線時(shí)序圖:(1)沒有等待的8086最小方式。答:(1)。22. 上題中如果指令分別為:(1) MOV DATA+1,AX(2) MOV DATA+1,AL(3) OUT DX,AX (DX的內(nèi)容為偶數(shù) )(4) IN AL,0F5H重做上題(1)。故要完成本條指令,需要兩個(gè)總線周期。 執(zhí)行MOV DATA+1,AL指令的時(shí)序參考圖(3) 執(zhí)行OUT DX,AX(DX的內(nèi)容為偶數(shù) )。 執(zhí)行IN AL,0F5H指令的時(shí)序參考圖23. 8086最小方式下,讀總線周期和寫總線周期相同之處是:在 狀態(tài)開始使ALE信號變?yōu)橛行? 高 電平,并輸出信號來確定是訪問存儲(chǔ)器還是訪問I/O端口,同時(shí)送出20位有效地址,在狀態(tài)的后部,ALE信號變?yōu)? 低 電平,利用其下降沿將20位地址和的狀態(tài)鎖存在地址鎖存器中;相異之處從 狀態(tài)開始的數(shù)據(jù)傳送階段。隨機(jī)存儲(chǔ)器。由于信息是通過電信號寫入存儲(chǔ)器的,所以斷電時(shí)RAM中的信息就會(huì)消失。通常所說的內(nèi)存大小就是指RAM的大小,一般以KB或MB為單位。只讀存儲(chǔ)器是只能讀出而不能隨意寫入信息的存儲(chǔ)器。當(dāng)計(jì)算機(jī)斷電后,ROM中的信息不會(huì)丟失。ROM適宜存放計(jì)算機(jī)啟動(dòng)的引導(dǎo)程序、啟動(dòng)后的檢測程序、系統(tǒng)最基本的輸入輸出程序、時(shí)鐘控制程序以及計(jì)算機(jī)的系統(tǒng)配置和磁盤參數(shù)等重要信息。,存儲(chǔ)器芯片的速度怎樣估算?解:在選擇存儲(chǔ)器芯片時(shí)應(yīng)注意是否與微處理器的總線周期時(shí)序匹配。如果根據(jù)計(jì)算,微處理器對存儲(chǔ)器的讀寫周期都比存儲(chǔ)器芯片手冊中的最小讀寫周期大,那么我們認(rèn)為該存儲(chǔ)器芯片是符合要求的,否則要另選速度更高的存儲(chǔ)器芯片。因此,作為一種保守的工程估計(jì),存儲(chǔ)器芯片的最小讀出時(shí)間應(yīng)滿足如下表達(dá)式:tcyc(R)<4T-tda-tD-T       其中:T為8086微處理器的時(shí)鐘周期;tda為8086微處理器的地址總線延時(shí)時(shí)間;tD為各種因素引起的總線附加延時(shí)。同理,存儲(chǔ)器芯片的最小寫入時(shí)間應(yīng)滿足如下表達(dá)式:tcyc(W)<4T-tda―tD―T       ,各需多少芯片?16位地址總線中有多少位參與片內(nèi)尋址?多少位可用作片選控制信號?(1)1k1 (2)1k4 (3)4k8 (4)16k4解:(1)1k1 片,片內(nèi)尋址:,共10位; 片選控制信號:,共6位。(3)4k8 片,片內(nèi)尋址:,共12位; 片選控制信號:,共4位。,則利用上題中給出的RAM芯片,求出構(gòu)成256kB存儲(chǔ)模塊各需多少塊芯片?20位地址總線中有多少位參與片內(nèi)尋址?多少位可用作片選控制信號?解:(1)1k1 片,片內(nèi)尋址:,共10位; 片選控制信號:,共10位。(3)4k8 片,片內(nèi)尋址:,共12位; 片選控制信號:,共8位。,其存儲(chǔ)器中RAM的容量為32kB,首地址為4000H,且地址是連接的。解:7FFFH4000H+1=4000H==16KB 內(nèi)存容量為16KB。寫入某數(shù)據(jù)并讀出與之比較,若有錯(cuò),則在DL中寫入01H;若每個(gè)單元均對,則在DL寫入EEH,試編寫此檢測程序。RAM存儲(chǔ)區(qū)域的總?cè)萘繛?3FFFH00000H+1=4000H=16KB,故需要2片6264芯片。 與8088系統(tǒng)總線的連接圖檢測程序段:MOV AX,0000HMOV DS,AXMOV SI,0MOV CX,16*1024MOV AL,55HCMPL: MOV [SI],ALMOV BL,[SI]CMP BL,ALJNE ERRORINC SILOOP CMPLMOV DL,0EEHJMP NEXTERROR: MOV DL,01HNEXT: …,并說明EEPROM的編程過程。在標(biāo)準(zhǔn)編程方式下,每給出一個(gè)編程負(fù)脈沖就寫入一個(gè)字節(jié)的數(shù)據(jù)。上述信號穩(wěn)定后,在端加上寬度為50ms177。寫入一個(gè)單元后將變低,可以對剛寫入的數(shù)據(jù)讀出進(jìn)行檢驗(yàn)。若寫的不正確,則重寫此單元。EEPROM編程時(shí)不需要加高電壓,也不需要專門的擦除過程。串行EEPROM寫操作按時(shí)序進(jìn)行,分為字節(jié)寫方式和頁寫方式。解:8088最大方式系統(tǒng)與存儲(chǔ)器讀寫操作有關(guān)的信號線有:地址總線,數(shù)據(jù)總線:,控制信號:。(a)板內(nèi)數(shù)據(jù)總線驅(qū)動(dòng)電路 (b)板內(nèi)存儲(chǔ)器電路的連接圖11.若在某8088微型計(jì)算機(jī)系統(tǒng)中,要將一塊2764芯片連接到E0000H~E7FFFH的空間中去,利用局部譯碼方式使它占有整個(gè)32kB的空間,試畫出地址譯碼電路及2764芯片與總線的連接圖。解:73FFFH70000H+1=4000H=16K Intel 6264的片容量為8KB,RAM存儲(chǔ)區(qū)總?cè)萘繛?6KB,故需要2片6264. 8086最小方式系統(tǒng)與存儲(chǔ)器讀寫操作有關(guān)的信號線有:地址總線,數(shù)據(jù)總線:,控制信號:。 SRAM電路與8086系統(tǒng)總線的連接圖13.E2PROM 28C16芯片各引腳的功能是什么?如果要將一片28C16與8088系統(tǒng)總線相連接,并能隨時(shí)改寫28C16中各單元的內(nèi)容,試畫出28C16和8088系統(tǒng)總線的連接圖(地址空間為40000H~407FFH)。l :輸出允許,低電平有效。根據(jù)所學(xué)知識。答:(1)地址選擇 (2)控制功能 (3)狀態(tài)指示 (4)速度匹配 (5)轉(zhuǎn)換信息格式 (6)電平轉(zhuǎn)換 (7)可編程性2. 簡述I/O接口與I/O端口的區(qū)別。 I/O端口是指I/O接口內(nèi)部可由CPU進(jìn)行讀寫操作的各種寄存器,根據(jù)存放信息的不同,這些寄存器分別稱為數(shù)據(jù)端口、控制端口和狀態(tài)端口。答:I/O端口編址的方式可以分為獨(dú)立編址和統(tǒng)一編址兩種方式。 統(tǒng)一編址方式是指I/O端口與存儲(chǔ)器共享一個(gè)地址空間,所有的存儲(chǔ)單元只占用其中的一部分地址,而I/O端口則占用另外一部分地址。但是缺點(diǎn)是必須設(shè)置專門的I/O指令,增加了指令系統(tǒng)和有關(guān)硬件的復(fù)雜性。4. 簡述程序查詢、中斷和DMA三種方式的優(yōu)缺點(diǎn)。中斷方式具有較好的實(shí)時(shí)性;但在一定程度上增加成本和復(fù)雜性。5. 8086 CPU 有 20
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1