freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

fpga設(shè)計(jì)實(shí)例ppt課件-展示頁(yè)

2025-05-14 12:14本頁(yè)面
  

【正文】 ) if ( LOAD ) Q = IN。 output [3:0] Q。 input LOAD, CLK。 always ( posedge CLK or negedge RSTB ) Q = ( !RSTB )? 0: {Q,IN}。 output [3:0] Q。 ? 電路設(shè)計(jì)要求: ? 假設(shè)碼流以串行流的形式進(jìn)入轉(zhuǎn)換電路,并以串行流的方式進(jìn)行發(fā)送, BCD碼的低位先進(jìn)入本轉(zhuǎn)換電路,余 3碼的低位先發(fā)送 序列 BCD 余 3碼 0 0000 0011 1 0001 0100 2 0010 0101 3 0011 0110 4 0100 0111 5 0101 1000 6 0110 1001 7 0111 1010 8 1000 1011 9 1001 1100 BCD到余 3碼 轉(zhuǎn)換表 并串轉(zhuǎn)換電路 ___使用有限狀態(tài)機(jī) /* SIN_POUT_SHIFT */ module SIN_POUT_SHIFT ( RSTB, IN, CLK, Q )。FPGA設(shè)計(jì)基礎(chǔ) 設(shè)計(jì)實(shí)例 BCD碼到余 3碼的轉(zhuǎn)換電路 ? BCD碼和余 3碼之間有如下關(guān)系: ? - BCD碼加 3即為余 3碼。 ? -余 3碼是一個(gè)自補(bǔ)碼 ,即對(duì)于任意一個(gè)余 3碼 a,存在另外一個(gè) a’, 使得 a+a’=9。 input RSTB, CLK, IN。 reg [3:0] Q。 endmodule 常見(jiàn)的串并 /并串轉(zhuǎn)換 /* PIN_SOUT_SHIFT */ module PIN_SOUT_SHIFT ( LOAD, IN, CLK, Q )。 input [3:0] IN。 reg [3:0] Q。 else Q = Q 1。 設(shè)計(jì)要求: 通信協(xié)議: scl為不斷輸出的時(shí)鐘信號(hào),如果 scl為高電平時(shí), sda由高變低,串行數(shù)據(jù)流開始。 sda信號(hào)的串行數(shù)據(jù)位必須在 scl為低電平時(shí)變化,若變?yōu)楦邉t為 1,否則為零。 ? input d_en , rst。 ? input [3:0] data 。 ? wire sclk 。 ? output sda 。 ? reg scl,link_sda,sdabuf。 ? reg[7:0] state。bz。b00000001, ? start = 839。b00000100, ? bit2 = 839。b00010000, ? bit4 = 839。b01000000, ? stop = 839。 ? always (posedge sclk or negedge rst) ? begin ? if(!rst) ? scl=1。 ? end ? ? always ( posedge d_en) ? begin ? databuf=data。 ? state=ready。 ? end ? else ? begin ? case (state) ? ready: if(d_en) ? begin ? link_sda=1。 ? end ? else ? begin ? link_sda=0。 ? end ? start: if(sclamp。d_en) ? begin ? sdabuf=0。 ? end ? else
點(diǎn)擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1