freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

第7章常用數(shù)字接口電路-展示頁

2024-11-05 15:04本頁面
  

【正文】 – 計數(shù)過程中, GATE端應保持 高電平 。 –計數(shù)過程中修改初值不影響 本半輪 計數(shù)過程。 –計數(shù)過程中修改初值不影響本輪計數(shù)過程。 –每個計數(shù)周期結(jié)束時(減到 1時), OUT端輸出一個TCLK寬度的負脈沖。 –計數(shù)過程中寫入新初值不影響本次計數(shù)。 ? 方式 1(單穩(wěn)態(tài)觸發(fā)器) –門控信號 GATE端的跳變觸發(fā)計數(shù),可重復觸發(fā)。 –OUT端輸出是一個約 (N+1)TCLK寬度的負脈沖。 OUT端波形與方式 4相同 (軟件觸發(fā)選通 ) (硬件觸發(fā)選通 ) 工作波形 19 各種工作方式特點 ? 方式 0(計數(shù)結(jié)束中斷) –計數(shù)過程中, GATE端應保持 高電平 。 18 工作方式 方式 4 方式 5 軟件啟動,不自動重復計數(shù)。 軟、硬件啟動, 自動重復計數(shù) 。 工作波形 (計數(shù)結(jié)束中斷 ) (單穩(wěn)態(tài)觸發(fā)器 ) 17 工作方式 方式 2 方式 3 軟、硬件啟動, 自動重復計數(shù) 。 硬件啟動,不自動重復計數(shù)。 ( n = 0~ 2) 11 8253的內(nèi)部結(jié)構(gòu) W RA0A1C S數(shù) 據(jù)總 線 緩沖 器讀 / 寫邏 輯控 制寄 存 器計 數(shù) 器0計 數(shù) 器1計 數(shù) 器2G A T E1D0D7~R DC L K1O U T1C L K2G A T E2O U T2C L K0G A T E0O U T0片內(nèi)總線編址部件 0 編址部件 1 編址部件 2 編址部件 3 12 編程結(jié)構(gòu) —程序員的觀點 ? 計數(shù)器 (3個 )—— 包括 ? 控制寄存器 —— 存放控制命令字(只寫) ? 占用 4個地址 — 3個計數(shù)器, 1個控制寄存器 16位初值寄存器 16位計數(shù)寄存器 (減法計數(shù)器) 13 定時 /計數(shù)的工作過程 1. 設置 8253的工作方式 2. 設置計數(shù)初值到初值寄存器 3. 第一個 CLK信號使初值寄存器的內(nèi)容置入 計數(shù)寄存器 4. 以后每來一個 CLK信號,計數(shù)寄存器減 1 5. 減到 0時, OUT端輸出一特殊波形的信號 注:以上計數(shù)過程中還受到 GATE信號的控制 14 二、計數(shù)啟動方式 軟件啟動過程 硬件啟動過程 GATE端保持為高電平 寫入計數(shù)初值 后的第 2個 CLK脈沖的下降沿開始計數(shù) GATE端有一個上升沿 對應 CLK脈沖的下降沿開始計數(shù) 程序指令啟動 ———— 軟件啟動 外部電路信號啟動 —— 硬件啟動 15 三、工作方式 ? 方式 0—— 計數(shù)結(jié)束中斷 ? 方式 1—— 可重復觸發(fā)的單穩(wěn)態(tài)觸發(fā)器 ? 方式 2—— 頻率發(fā)生器 ? 方式 3—— 方波發(fā)生器 ? 方式 4—— 軟件觸發(fā)選通 ? 方式 5—— 硬件觸發(fā)選通 16 工作方式 方式 0 方式 1 軟件啟動,不自動重復計數(shù)。 ?GATEn 門控信號輸入, 控制計數(shù)器的啟停。1 第 7章 常用數(shù)字接口電路 2 主要內(nèi)容: 掌握二種可編程接口芯片的應用 了解串行通信的一般概念 3 接口電路概述 ? CPU與外設之間信息交換的通道 ? 信息緩沖 、 信息變換 、 電平轉(zhuǎn)換 、 聯(lián)絡控制 ? 分類: ? 8086系統(tǒng)中最常用的數(shù)字接口電路芯片: –825 825 8250 功能 傳送方式 傳送的信息類型 輸入接口 并行接口 數(shù)字量的輸入 /輸出接口 輸出接口 串行接口 模擬量的輸入 /輸出接口 4 可編程定時 /計數(shù)器 8253 掌握 : ? 引線功能及計數(shù)啟動方法 ? 6種工作方式及其輸出波形 ? 8253的使用 : – 芯片與系統(tǒng)的連接 – 芯片的初始化編程 5 定時 /計數(shù)器的用途 ?可以實現(xiàn)定時與計數(shù)兩個功能,可用于 –系統(tǒng)時鐘 –DRAM刷新定時 –定時采樣 –實時控制 –脈沖的計數(shù) – 。 6 如何實現(xiàn)定時? ?軟件方法:用一段程序?qū)崿F(xiàn)延時 ? 利用 程序循環(huán) 延遲指定的時間 ? 缺點: CPU占用率?延時精度?兼容? ?硬件方法:定時 /計數(shù)器電路 ? 利用 脈沖計數(shù) 在設定的時間輸出定時信號 ● 8253是一種硬件定時 /計數(shù)器芯片 7 一、外部引線及內(nèi)部結(jié)構(gòu) ?8253概貌 –3個 16位的定時 /計數(shù)器(通道) –24引腳雙列直插式 –最高計數(shù)頻率 2MHz –TTL電平兼容 –單電源 +5V供電 8 外部引線及內(nèi)部結(jié)構(gòu) DB D7D0 8253 A1 A0 WR RD CS 通道 2 通道 1 通道 0 CLK0 GATE0 OUT0 CLK1 GATE1 OUT1 CLK1 GATE1 OUT1 A1 A0 IOW IOR 片選信號 9 外部引線及內(nèi)部結(jié)構(gòu) 連接 系統(tǒng)端 的主要引線: ?D7~ D0 ?CS ?RD ?WR ?A1, A0 – 用于選擇四個編址部件之一 引線結(jié)構(gòu) A1 A0 選 擇 0 0 計數(shù)通道 0 0 1 計數(shù)通道 1 1 0 計數(shù)通道 2 1 1 控制寄存器 10 外部引線及內(nèi)部結(jié)構(gòu) 計數(shù)通道 的主要引線 (每通道均相同): ?CLKn 時鐘脈沖輸入, 計數(shù)器的計時基準。 ?OUTn 計數(shù)器輸出 信號,不同工作方式下 產(chǎn)生不同波形。 裝入初值后 OUT端變低電平, 計數(shù)結(jié)束 OUT輸出高電平。 裝入初值后 OUT端變高電平,計數(shù)開始 OUT端變?yōu)榈碗娖剑嫈?shù)結(jié)束后又變高。 裝入初值后 OUT端變高電平,計數(shù)到最后一個 CLK時 OUT輸出負脈沖,并連續(xù)重復此過程。 裝入初值后 OUT端變高電平, 然后 OUT連續(xù)輸出對稱方波: 工作波形 (頻率發(fā)生器 ) (方波發(fā)生器 ) 前 N/2或( N+1) /2 個 CLK, OUT為高,后 N/2或( N1) /2 個 CLK, OUT為低。 裝入初值后輸出端變高電平, 計數(shù)結(jié)束輸出一個 CLK寬度的負脈沖 硬件啟動,不自動重復計數(shù)。 –每寫入一次初值計數(shù)一個周期,然后停止計數(shù)。 –計數(shù)過程中可隨時修改初值重新開始計數(shù)。 –若下一次 GATE上升沿提前到達,則 OUT端負脈沖拉寬為兩次計數(shù)過程之和。 20 各種工作方式特點 ? 方式 2(頻率發(fā)生器) –GATE為計數(shù)的控制信號: GATE變低計數(shù)停止,再變高時的下一個 CLK下降沿,從初值開始重新計數(shù)。 –計數(shù)過程 自動重復 進行。 ? 方式 3(方波發(fā)生器) –OUT輸出方波,前半周期為高,后半周期為低。 –其余的與方式 2 類似。 – 每寫入一次初值,計數(shù)一個周期,然后停止計數(shù)。 – 計數(shù)過程中修改初值不影響本輪計數(shù)過程。 – GATE每出現(xiàn)一次正脈沖,計數(shù)一個周期,然后停止計數(shù)。 – 計數(shù)過程中修改初值不影響本輪計數(shù)過程。 ? 8253必須先 初始化 才能正常工作。 ? CPU通過 OUT指令把控制字寫入控制寄存器 。 ? 也可先寫所有計數(shù)器控制字,再寫入它們的初值 27 8253應用舉例 ? 采用 8253作定時 /計數(shù)器,其接口地址為0120H~0123H。 ? 計數(shù)器 0: 每 10ms輸出 1個 CLK脈沖寬的負脈沖計數(shù)器 1: 產(chǎn)生 10KHz的連續(xù)方波信號 計數(shù)器 2: 啟動計數(shù) 5ms后 OUT輸出高電平。 28 8253應用舉例(續(xù)) ? 確定計數(shù)初值: CNT0: 10ms/ = 20200 CNT1: 2MHz/10KHz = 200 CNT2: 5ms/ = 10000 ? 確定控制字: CNT0: 方式 2, 16位計數(shù)值 00 11 010 0 CNT1: 方式 3,低 8位計數(shù)值 01 01 011 0 CNT2: 方式 0, 16位計數(shù)值 10 11 000 0 29 8253應用舉例(續(xù)) CLK0 GATE0 OUT1 D0~D7 WR RD A1 A0 CS DB IOW IOR A1 A0 譯碼器 8253 CLK2 GATE1 GATE2 +5V CLK1 2MHz OUT0 OUT2 ? 線路連接圖: 30 8253應用 舉
點擊復制文檔內(nèi)容
教學課件相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1