【摘要】MOS邏輯門(mén)?單極型MOS(MetalOxideSemiconductor)集成電路分PMOS、NMOS和CMOS三種。?NMOS電氣性能較好,工藝較簡(jiǎn)單,適合制作高性能的存儲(chǔ)器、微處理器等大規(guī)模集成電路。?而由NMOS和PMOS構(gòu)成的互補(bǔ)型CMOS電路以其性能好、功耗低等顯著特點(diǎn),得到愈來(lái)愈廣泛的
2024-10-11 00:02
【摘要】第2章邏輯門(mén)功能及其電路特性基本邏輯門(mén)邏輯代數(shù)的三種基本運(yùn)算模型基本邏輯門(mén)基本邏輯符號(hào)基本邏輯門(mén)基本邏輯符號(hào)基本邏輯門(mén)基本邏輯符號(hào)基本邏輯門(mén)基本邏輯符號(hào)基本組合邏輯門(mén)與非門(mén)基本組合邏輯門(mén)或非門(mén)
2024-08-20 20:06
【摘要】第一章數(shù)字邏輯概論數(shù)字電路與數(shù)字信號(hào)數(shù)制二進(jìn)制數(shù)的算術(shù)運(yùn)算二進(jìn)制代碼二值邏輯變量與基本邏輯運(yùn)算邏輯函數(shù)及其表示方法2?本小節(jié)要點(diǎn)–什么是數(shù)字信號(hào)?–什么是數(shù)字電路?§數(shù)字電路與數(shù)字信號(hào)3一、模擬信號(hào)和數(shù)字信號(hào):數(shù)值連續(xù)
2024-10-25 18:41
【摘要】1《數(shù)字邏輯》授課教師:衛(wèi)朝霞Email:2一、課程簡(jiǎn)介1.課程性質(zhì)2.課程任務(wù)3.課程要求3第1章數(shù)制邏輯基礎(chǔ)(2學(xué)時(shí))第2章邏輯代數(shù)基礎(chǔ)(8學(xué)時(shí))*第3章組合邏輯電路(12學(xué)時(shí))*第4章觸發(fā)器
2024-10-28 00:18
【摘要】第十二章時(shí)序邏輯電路555定時(shí)器及其應(yīng)用時(shí)序邏輯電路的分析方法觸發(fā)器計(jì)數(shù)器寄存器
2024-10-28 00:16
【摘要】2021/11/101第3部分局域網(wǎng)第7章邏輯鏈路控制第8章以太網(wǎng)第9章令牌環(huán)第10章令牌總線第11章高速局域網(wǎng)2021/11/102第7章邏輯鏈路控制IEEE802局域網(wǎng)絡(luò)技術(shù)標(biāo)準(zhǔn)?局域網(wǎng)出現(xiàn)后,各公司相繼推出其局域網(wǎng)
【摘要】新編21世紀(jì)高等職業(yè)教育信息類(lèi)規(guī)劃教材《數(shù)字電路》電子教案主編徐新艷第3章組合邏輯電路學(xué)習(xí)目標(biāo)1.了解組合邏輯電路的分析方法、設(shè)計(jì)方法。2.理解編碼器、譯碼器、數(shù)據(jù)選擇器/分配器等常用組合邏輯電路的基本概念,掌握它們的功能及使用方法。3.了解克服競(jìng)爭(zhēng)與冒險(xiǎn)的方法。
2025-01-28 11:53
【摘要】第3章集成邏輯門(mén)電路第3章集成邏輯門(mén)電路概述TTL與非門(mén)ECL電路及I2L電路的特點(diǎn)CMOS電路集成邏輯門(mén)電路的使用第3章集成邏輯門(mén)電路概述集成電路(IntegratedCircuit)就是將所有的元件和連線都制作在同一塊半導(dǎo)體基片
2025-01-28 08:59
【摘要】*第8章典型時(shí)序邏輯電路時(shí)序邏輯電路在任一時(shí)刻的輸出狀態(tài)依賴(lài)于該時(shí)刻的輸入狀態(tài)和電路狀態(tài)的組合。第7章介紹時(shí)序邏輯電路的的特點(diǎn)、分析方法和設(shè)計(jì)方法,本章介紹典型的時(shí)序邏輯電路。掌握:計(jì)數(shù)器的分類(lèi)、功能和典型的計(jì)數(shù)器;用典型的集成計(jì)數(shù)器設(shè)計(jì)N進(jìn)制計(jì)數(shù)器。
2025-02-26 01:11
【摘要】數(shù)字邏輯北航計(jì)算機(jī)學(xué)院艾明晶牛建偉2第6章觸發(fā)器本章介紹觸發(fā)器的特點(diǎn)和分類(lèi),基本RS觸發(fā)器、鐘控觸發(fā)器、集成觸發(fā)器的電路結(jié)構(gòu)和邏輯功能,觸發(fā)器之間的轉(zhuǎn)換方法,觸發(fā)器的HDL設(shè)計(jì)方法。?概述?基本RS觸發(fā)器?鐘控觸發(fā)器?集成觸發(fā)器?觸發(fā)器
2025-02-24 21:21
【摘要】2022/8/17第2章邏輯代數(shù)基礎(chǔ)數(shù)字電子技術(shù)DigitalElectronicsTechnology海南大學(xué)《數(shù)字電子技術(shù)》課程組教學(xué)網(wǎng)址:討論空間:E-mail:DigitalElectronicsTechnology2022/8/171.邏輯與邏輯運(yùn)算?邏輯:事物間的因果關(guān)系。
2024-08-04 09:22
【摘要】第二章UNIX入門(mén)技術(shù)第二章UNIX系統(tǒng)入門(mén)技術(shù)基本常識(shí)1)控制臺(tái)和終端機(jī)UNIX可支持兩種前端機(jī),它們面對(duì)不同的用戶(hù)完成不同的任務(wù)。?控制臺(tái):與主機(jī)相連,顯示系統(tǒng)引導(dǎo)、系統(tǒng)運(yùn)行、多用戶(hù)運(yùn)行、系統(tǒng)錯(cuò)誤警告等信息;?終端機(jī):是普通用戶(hù)的操作臺(tái),顯示本用戶(hù)登錄、與系統(tǒng)交互的信息。第二章UNIX
2024-10-28 00:19
【摘要】第四章組合邏輯電路第四章組合邏輯電路第四章組合邏輯電路組合邏輯電路的分析組合邏輯電路的設(shè)計(jì)組合邏輯電路中的競(jìng)爭(zhēng)與冒險(xiǎn)第四章組合邏輯電路第四章組合邏輯電路數(shù)字邏輯電路可分為兩大類(lèi):組合邏輯電路和時(shí)序邏輯電路。組合邏輯電路的輸出信號(hào)是該時(shí)刻輸入信號(hào)的函數(shù),與該時(shí)
2025-02-25 22:43
【摘要】第八章可編程邏輯器件1第八章可編程邏輯器件概述現(xiàn)場(chǎng)可編程邏輯陣列(FPLA)可編程陣列邏輯(PAL)通用陣列邏輯(GAL)可擦除的可編程邏輯器件(EPLD)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)PLD的編程在系統(tǒng)可編程邏輯器件(ISP-PLD)
2025-03-31 09:04
【摘要】1第三章集成邏輯門(mén)主要內(nèi)容晶體管的開(kāi)關(guān)特性TTL集成邏輯門(mén)ECL集成邏輯門(mén)與I2L電路MOS邏輯門(mén)CMOS電路2一、按集成電路規(guī)模分類(lèi)集成度:每塊集成電路芯片中包含的元器件數(shù)目?小規(guī)模集成電路(SmallScaleIC
2025-05-13 18:03