freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于visualfoxpro的考務(wù)管理系統(tǒng)設(shè)計(jì)[附開題中英文翻譯]設(shè)計(jì)考務(wù)基于系統(tǒng)設(shè)計(jì)管理系統(tǒng)中英文翻譯中英文-文庫吧資料

2024-11-25 21:37本頁面
  

【正文】 , the performance of these systems is not parable to the original requirements. An area oriented hardware structure would provide the designers with the capability to rapidly produce prototypes of their designs, and thus shorten the time to market. Such a system, targeted to a broad band of DSP algorithms is proposed in this paper. The proposed system bines efficiently notions related to Rapid Prototyping Capability, Usage of High Speed Flexible Processing Elements, and Reconf igurability issues. The developed board consists of some generalpurpose, highspeed hardware blocks that take over the putational load of the algorithms,bined with some piece of hardware that can be programmed to rapidly prototype, test or implement the specialised control and interconnection circuitry needed by each algorithm.The board is based on the CORDIC architecture, an architecture which has been widely used in many diverse DSP applications, due to its flexibility, regularity, inherent pipelining and the high speed it achieves for a variety of functions. The reconfigure ability of the board is due to a Field Programmable Gate Array (FPGA) module. The hardware structures that are prototyped, are mapped with the help of the FPGA unit, on an array of CORDIC processing elements.The proposed system is characterised by high flexibility, high degree of parallelism exploiting the fine grain parallelism of DSP algorithms, modularity and scalability since it can be very easily expanded. Preliminary results show that the developed board is well suited to Digital Signal Processing, with speed performance to that of an equivalent application specific implementation. In the last section of this paper, the implementation of an 8 point DCT on the proposed board is presented which demonstrates the aforementioned advantages.2. DESCRIPTION OF THE SYSTEMThe proposed board contains an FPGA unit, one ASIC module and two RAM memories (). Figure 1: Block Diagram of the DSP Board.The ASIC module is actually an array of CORDIC [l.] processing elements. The control of the CORDIC array and of the whole system is performed by the FPGA thus offering the capability of many different configurations of hardware to be prototyped, tested and implemented on the board. One of the RAM chips is used to store the configuration bit stream of the FPGA while the other one is used as a local memory for storage of the results produced by the implemented algorithms. The board will be connected to a host system. The hostsystem will control the reconfiguration of the FPGA, and will provide the input and output data channels. Cascadability of the proposed DSP system is easy due to the regular structure of the CORDIC array.3. THE CORDIC ELEMENTS ARRAY. The CORDIC AlgorithmThe CORDIC algorithm was proposed in [l]. Since then, it has been widely used to calculate functions used in many DSP algorithms [21[31[4]. The algorithm can be expressed by the following iterative equations:x ( i + 1) = x ( i ) m . pl .239。本次畢業(yè)設(shè)計(jì)過程中還得到了許多同學(xué)的熱心幫助,在此向他們表示由衷的感謝。在整個(gè)設(shè)計(jì)過程中他們一絲不茍的工作態(tài)度使我受益匪淺,不論何時(shí)何地總能細(xì)心的給我以指導(dǎo),這種精神令我敬佩。致 謝經(jīng)過幾個(gè)月的努力完成了此次畢業(yè)設(shè)計(jì),基本上實(shí)現(xiàn)了設(shè)計(jì)要求和設(shè)計(jì)目標(biāo)。該軟件主要解決了考務(wù)的信息核對(duì),沖突效驗(yàn),查詢,及打印等方面問題,完成了預(yù)期的設(shè)計(jì)任務(wù)。 本軟件已進(jìn)行打包,刻制了系統(tǒng)安裝光盤,可在Windos 98以上操作平臺(tái)安裝使用。在系統(tǒng)軟件的開發(fā)設(shè)計(jì)中各系統(tǒng)組件均已設(shè)計(jì)完成,并達(dá)到了預(yù)期的設(shè)計(jì)目標(biāo),實(shí)現(xiàn)了其主要功能。 12.退出:點(diǎn)擊按鈕“退出”后,可以確定退出該系統(tǒng)。點(diǎn)擊“目錄與索引”,用戶可以查看系統(tǒng)各個(gè)模塊的功能信息以及幫助主題。10.系統(tǒng)維護(hù):點(diǎn)擊“系統(tǒng)”可以對(duì)系統(tǒng)系統(tǒng)進(jìn)行設(shè)置口令、初始化、備份等工作。點(diǎn)擊“打印”出現(xiàn)對(duì)話框“請(qǐng)準(zhǔn)備好打印機(jī),選擇確定開始打印” 點(diǎn)擊“取消”不執(zhí)行操作。分別有三個(gè)按鍵“打印預(yù)覽”“打印”“返回”。在輸入完畢后點(diǎn)擊“確定”按鈕可以自動(dòng)保存數(shù)據(jù),點(diǎn)擊“退出”返回主界面。點(diǎn)擊按鈕“退出”,返回主界面。7. 成績統(tǒng)計(jì):點(diǎn)擊按鈕“統(tǒng)計(jì)”,出現(xiàn)表單“成績統(tǒng)計(jì)”。點(diǎn)擊按鈕“接收”,提示“請(qǐng)插入成績盤”,出現(xiàn)對(duì)話框“接收成績”,詢問“請(qǐng)將成績盤插入A驅(qū)動(dòng)器”,點(diǎn)擊“確定”,把成績拷貝到成績盤,點(diǎn)擊“取消”不執(zhí)行操作;點(diǎn)擊按鈕“打印成績單”,預(yù)覽標(biāo)簽“學(xué)生成績統(tǒng)計(jì)表”。完成相應(yīng)操作您可單擊“退出”按鈕退出該設(shè)置。5.考場編排:點(diǎn)擊按鈕“考場”,出現(xiàn)子菜單“考場編排”,進(jìn)入考場編排界面。如需打印,則點(diǎn)擊“打印”按鈕就可以完成您所需要的文本信息。在接收了軟盤中的報(bào)名信息后,點(diǎn)擊“匯總”按鈕,系統(tǒng)自動(dòng)進(jìn)行統(tǒng)計(jì),點(diǎn)擊“上報(bào)”按鈕,系統(tǒng)將自動(dòng)生成上報(bào)盤完成統(tǒng)計(jì)工作。您需要具體的文本信息,點(diǎn)擊“打印”按鈕,系統(tǒng)自動(dòng)幫您完成工作。如果你不需要當(dāng)前的記錄可以點(diǎn)擊“刪除”來確定您是否刪除此記錄。2. 在主界面中,選擇需要的控制按鈕,即可進(jìn)入相應(yīng)的子系統(tǒng),選擇“退出”則退出該系統(tǒng)。初次運(yùn)行時(shí),須對(duì)某些文件進(jìn)行重定向。安裝后在D盤建立一個(gè)新文件夾zx。軟件配置:Windows 9X/Xp操作系統(tǒng),Visual FoxPro 。在這個(gè)軟件系統(tǒng)的開發(fā)過程中,無論分析的有多周密,設(shè)計(jì)的有多詳細(xì)精確,一定會(huì)存在或多或少,或大或小的錯(cuò)誤與缺陷,正是基于這個(gè)原因,我們在軟件開發(fā)的最后,為該軟件設(shè)計(jì)了一些測試用例,并對(duì)其進(jìn)行了相關(guān)的測試操作. 測試環(huán)境本系統(tǒng)的測試環(huán)境是在兩臺(tái)PC機(jī)上,通過互聯(lián)網(wǎng)進(jìn)行模擬各項(xiàng)功能的虛擬測試,而實(shí)際要求的系統(tǒng)運(yùn)行環(huán)境是,要求有真正的服務(wù)器,網(wǎng)絡(luò),多臺(tái)客戶端機(jī)器......等等一系列的硬件環(huán)境的支持,所以,測試結(jié)果與實(shí)際結(jié)果會(huì)有很大的差別,但它是一個(gè)系統(tǒng)基本功能測試,可以檢驗(yàn)出該系統(tǒng)中所存在的缺陷. 測試方法由于在本系統(tǒng)的開發(fā)過程當(dāng)中,沒有做具體的編碼實(shí)現(xiàn),所以,在測試方法的選擇過程中,我們根據(jù)現(xiàn)有的實(shí)際情況,選擇了傳統(tǒng)的功能性測試方法,即黑盒測試,主要是對(duì)系統(tǒng)設(shè)計(jì)的各個(gè)模塊的功能進(jìn)行測試,以檢查其中存在的錯(cuò)誤,為系統(tǒng)的改進(jìn)做好鋪墊.而以后的集成測試和系統(tǒng)測試,也就沒有測試的平臺(tái)了,我們便簡化了該部分. 出現(xiàn)的異常 在測試的過程中,出現(xiàn)過如下一些異常情況:,但有時(shí)會(huì)出現(xiàn)諸如”成績接收不到”、”網(wǎng)絡(luò)故障,無法打開網(wǎng)頁”、”成績出現(xiàn)亂碼”一些與網(wǎng)絡(luò)有關(guān)的無法預(yù)知的異常情況,影響該系統(tǒng)的功能.,系統(tǒng)能夠識(shí)別時(shí),就給出”操作錯(cuò)誤”的提示,但還有時(shí)會(huì)無法運(yùn)行,只能重新啟動(dòng). 測試分析總結(jié)通過對(duì)本軟件系統(tǒng)的測試,了解到該系統(tǒng)的基本功能相對(duì)完整,但仍存在主要的問題,即:第一,傳輸?shù)牟皇呛茼樌?主要原因可能還是該系統(tǒng)與網(wǎng)絡(luò)的接口沒有做好,還有待于進(jìn)一步的改進(jìn).第二,經(jīng)常會(huì)出現(xiàn)違反操作規(guī)則的誤操作,影響系統(tǒng)的運(yùn)行,有待于詳細(xì)的改善.第三,系統(tǒng)的操性不強(qiáng),不能很好地容忍用戶的失誤。目錄與索引錄入主表顯示了幫助主題和考務(wù)管理系統(tǒng)各個(gè)模塊的功能信息,幫助用戶查看所需的模塊功能信息。用戶單擊幫助后,系統(tǒng)自動(dòng)導(dǎo)入到幫助系統(tǒng)中。本系統(tǒng)所生成的目錄列表文件如圖所示: 幫助目錄本系統(tǒng)的幫助文件包含各個(gè)模塊的功能介紹、幫助主題以及關(guān)于,所以在這里沒必要建立索引文件。本幫助系統(tǒng)所生成使用hhp文件的項(xiàng)目元素如下所示:2..hhc文件:目錄列表文件,是HTML Help Table of contents 的縮寫,表示的是HTML 幫助文件的目錄。 在使用HTML Help WorkShop制作幫助文件時(shí),需要形成以下文件:1..hhp文件:HTML幫助的項(xiàng)目文件。本系統(tǒng)將建立HTML樣式的幫助文件,包括應(yīng)用系統(tǒng)各個(gè)模塊的功能介紹和幫助主題等內(nèi)容,是一種基于HTML文件特征的CHM幫助文件??蛇M(jìn)行打印預(yù)覽。證書模塊界面如圖414所示??梢栽黾?、刪除、修改已經(jīng)錄入的成績統(tǒng)計(jì)表中。錄入主表顯示了所有報(bào)名點(diǎn)的報(bào)考人員的信息。圖412 統(tǒng)計(jì)模塊界面 成績錄入模塊用戶單擊錄入后,系統(tǒng)自動(dòng)導(dǎo)入到錄入模塊。底部按鈕可以分別實(shí)現(xiàn)其相應(yīng)的功能。統(tǒng)計(jì)模塊界面如圖412所示。打印調(diào)用了打印報(bào)表程序,可進(jìn)行打印預(yù)覽。匯總主表顯示了所有報(bào)名點(diǎn)的報(bào)考人員的信息。圖 410 考場模塊界面 匯總模塊的設(shè)計(jì)介紹 用戶單擊匯總后,系統(tǒng)自動(dòng)導(dǎo)入到匯總模塊。底部的按鈕可以完成相應(yīng)的功能。下方的兩組選擇按鈕可供用戶選擇考生參考的類別。界面左上方的表顯示所有考核點(diǎn)的信息。圖49 報(bào)名模塊界面 考場模塊的設(shè)計(jì)介紹用戶點(diǎn)擊考場后,系統(tǒng)將自己導(dǎo)入到考場模塊界面。底部的按鈕可以完成相應(yīng)的功能。各代理點(diǎn)的信息可以通過手動(dòng)修改,與報(bào)名點(diǎn)連接的是院系的選擇,可以將各報(bào)考點(diǎn)的信息細(xì)分,最后為個(gè)報(bào)名點(diǎn)的具體報(bào)考人員的信息。界面最左面為報(bào)名點(diǎn)的選擇。 報(bào)名模塊的設(shè)計(jì)介紹用戶點(diǎn)擊報(bào)名后將自動(dòng)導(dǎo)入到報(bào)名模塊界面。(9)“幫助”包含系統(tǒng)的幫助主題。(8)“系統(tǒng)”下分三個(gè)子菜單,“口令設(shè)置”,“數(shù)據(jù)備份”,“系統(tǒng)初始化”。(6)“錄入”下分三個(gè)子菜單,“成績錄入”、“統(tǒng)計(jì)錄入”、“證書錄入”,可以完成錄入所需要各種功能。(4)“接收”下分三個(gè)子菜單,“成績接收”、“成績打印”、“退出”,可以完成接受的各種功能。(2)“考場”主要調(diào)用了考場模塊的界面,可以完成考場所需要各種功能。主菜單的實(shí)現(xiàn)主要是通過VF提供的菜單編輯器來實(shí)現(xiàn)。登陸界面如圖48所示。在登陸界面通過合法性認(rèn)證后,自動(dòng)進(jìn)入主界面,未通過驗(yàn)證的用戶將不能使用本系統(tǒng)。主界面如圖47所示。雙考考務(wù)管理系統(tǒng)報(bào)名模塊考場模塊接收模塊統(tǒng)計(jì)模塊證書模塊系統(tǒng)
點(diǎn)擊復(fù)制文檔內(nèi)容
畢業(yè)設(shè)計(jì)相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1