freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

dsp原理與應(yīng)用---第5章dmax-文庫吧資料

2024-08-14 16:08本頁面
  

【正文】 輸源地址或傳輸目的地址。 支持基于表格的多級延遲存儲器訪問的 FIFO讀傳輸 ? 通用數(shù)據(jù)傳輸 包括一維 (1D)、二維 (2D)、三維 (3D)數(shù)據(jù)傳輸 ? dMAX傳輸?shù)念愋? ? dMAX提供五種類型的數(shù)據(jù)傳輸。 ? 發(fā)生下溢錯誤,在試圖讀取比 FIFO中存儲的未讀數(shù)據(jù)還要多的數(shù)據(jù)時傳輸中斷。每次在進行一個寫入傳輸之前, dMAX把當前 COUNT0 位域中一位的值與 FIFO中空位的值進行比較,如果 FIFO中空位的值小于 COUNT0位域中的值, dMAX將中斷寫入傳輸,并且向 CPU標志一個錯誤。 dMAX向 CPU報告三種類型的 FIFO錯誤 ? 檢測到一個錯誤后, dMAX中斷傳輸,這時需要 CPU介入來恢復(fù)操作。 ? 為了接收到下一個容量標記的通知, CPU需要清空 DFSR中 EMSC或 FMSC狀態(tài)位,只有向 CPU報告的最后一個容量標記的狀態(tài)位被清空了, dMAX才會觸發(fā)新的 FIFO狀態(tài)CPU中斷。每一組容量標記都有一個狀態(tài)位,只有當達到容量標記時,才對DFSR中的這一位進行設(shè)置 FIFO容量標記 (Watermarks ) ? 當 FIFO中未讀信號的數(shù)量大于或等于預(yù)先設(shè)定的 FMARK值時, dMAX將通過觸發(fā) FIFO狀態(tài)中斷并且設(shè)置 DFSR中的滿標志狀態(tài)位來通知 CPU容量標記的狀態(tài)。 ? 保留了專用的中斷線路以向 CPU報告 FIFO的容量標記、狀態(tài)以及 FIFO錯誤, FIFO狀態(tài)中斷線路以及 dMAX FIFO狀態(tài)寄存器 (DFSR)用于向 CPU通知 FIFO的狀態(tài)。 FIFO描述器描述 FIFO緩沖區(qū),描述器可以位于 DSP存儲器的任何位置。 FIFO最大可以為 1048576數(shù)據(jù)單元。這時, FIFO是在 DSP內(nèi)部或外部 RAM上的一個存儲塊,由基地址、大小、包含的數(shù)據(jù)單元大小 ( 16或 32位 )定義的。 事件觸發(fā)的 dMAX傳輸 (這是 dMAX典型的應(yīng)用 ) ? 異步 FIFO是指讀寫時鐘不一致,讀寫時鐘是互相獨立的。同步 FIFO是指讀時鐘和寫時鐘為同一個時鐘。 讀寫指針其實就是讀寫的地址,只不過這個地址不能任意選擇,而是連續(xù)的。讀完后自動加 1。 寫時鐘:寫操作所遵循的時鐘,在每個時鐘沿來臨時寫數(shù)據(jù)。 空標志: FIFO已空或?qū)⒁諘r由 FIFO的狀態(tài)電路送出的一個信號,以阻止 FIFO的讀操作繼續(xù)從 FIFO中讀出數(shù)據(jù)而造成無效數(shù)據(jù)的讀出( underflow)。而對于寫速度慢于讀速度的應(yīng)用, FIFO的深度要根據(jù)讀出的數(shù)據(jù)結(jié)構(gòu)和讀出數(shù)據(jù)的由那些具體的要求來確定。在一個具體的應(yīng)用中也不可能由一些參數(shù)算數(shù)精確的所需 FIFO深度為多少,這在寫速度大于讀速度的理想狀態(tài)下是可行的,但在實際中用到的 FIFO深度往往要大于計算值。如一個 8位的 FIFO,若深度為 8,它可以存儲8個 8位的數(shù)據(jù),深度為 12 ,就可以存儲 12個 8位的數(shù)據(jù), FIFO的深度可大可小,個人認為 FIFO深度的計算并無一個固定的公式。 FIFO 簡答 ? 3. FIFO的一些重要參數(shù) ? FIFO的寬度:也就是英文資料里常看到的 THE WIDTH,它只的是 FIFO一次讀寫操作的數(shù)據(jù)位,就像MCU有 8位和 16位, ARM 32位等等, FIFO的寬度在單片成品 IC中是固定的,也有可選擇的,如果用 FPGA自己實現(xiàn)一個 FIFO,其數(shù)據(jù)位,也就是寬度是可以自己定義的。 FIFO 簡答 ? 2.什么情況下用 FIFO? ? FIFO一般用于不同時鐘域之間的數(shù)據(jù)傳輸,比如FIFO的一端時 AD數(shù)據(jù)采集,另一端時計算機的 PCI總線,假設(shè)其 AD采集的速率為 16位 100K SPS,那么每秒的數(shù)據(jù)量為 100K 16bit=,而 PCI總線的速度為33MHz,總線寬度 32bit,其最大傳輸速率為 1056Mbps,在兩個不同的時鐘域間就可以采用 FIFO來作為數(shù)據(jù)緩沖。 FIFO 簡答 ? FIFO: ? 一、先入先出隊列 (First Input First Output, FIFO)這是一種傳統(tǒng)的按序執(zhí)行方法,先進入的指令先完成并引退,跟著才執(zhí)行第二條指令。 ? Active Registers in Transfer Entry傳輸入口當前寄存器:這些當前寄存器在傳輸?shù)倪^程中被 dMAX更新,dMAX在當前寄存器中存放當前傳輸?shù)臓顟B(tài)信息。 ? dMAX ChanneldMAX通道:與事件入口和傳輸入口相聯(lián)系的用于傳輸數(shù)據(jù)的事件信號?;诒砀竦亩嗉壯舆t傳輸按照預(yù)先設(shè)定好的延遲偏移讀寫 FIFO緩沖區(qū)的數(shù)據(jù)單元。 FIFO的大小是由數(shù)據(jù)單元的數(shù)量決定的,而不必是 2的整次冪。 ? FIFO (Circular Buffer)FIFO/循環(huán)緩沖:一個 FIFO是由它的基地址、大小、兩個容量標記以及兩個指針 (讀指針和寫指針 )定義的,當從緩沖寫入或讀出數(shù)據(jù)時兩個指針互相追趕運動。 dMAX術(shù)語 ? SPI Slave TransferSPI從傳輸: SPI外設(shè)要求對于一個給定的 SPI事件,一個單元從 SPI輸入寄存器讀出,一個數(shù)據(jù)單元寫入 SPI輸出移位寄存器。三維數(shù)據(jù)塊間的間隔與源地址和目的地址無關(guān), (當前值: 32768到 32676個單元 )。二維數(shù)據(jù)塊的數(shù)量可以是 1到 32767。二維數(shù)據(jù)塊間的間隔與源地址和目的地址無關(guān), (當前值: 32768到
點擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1