freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

單片機綜合性實驗電路板的設計與制作-文庫吧資料

2025-07-05 22:02本頁面
  

【正文】 8155的I/O口,AD0~AD7上的地址為8155 I/O口的地址;  *ALE:地址鎖存信號。復位后,3個I/O口均為輸入方式;  *AD0~AD7:三態(tài)的地址/數(shù)據(jù)總線。 74LS04引腳圖 具體方案設計由CPU即AT89C51單片機經74LS04六倒相器控制8個發(fā)光二極管的亮滅,實現(xiàn)輸入輸出電路,構成LED模塊。供電電壓:~;輸出高電平電流:;輸出低電平電流:8mA。D/,電路中DAC0832進行DA轉換,741進行信號的整形和濾波,LED顯示。 具體方案設計D/A轉換器的性能指標有:分辨率、轉換精度、偏移量和穩(wěn)定時間。運放的反饋電阻可通過RFB端引用片內固有電阻,也可外接。所以這個芯片的應用很廣泛,關于DAC0832應用的一些重要資料見下圖: D/A轉換結果采用電流形式輸出?!? 根據(jù)對DAC0832的數(shù)據(jù)鎖存器和DAC寄存器的不同的控制方式,DAC0832有三種工作方式:直通方式、單緩沖方式和雙緩沖方式。由WRXFER的邏輯組合產生LE2,當LE2為高電平時,DAC寄存器的輸出隨寄存器的輸入而變化,LE2的負跳變時將數(shù)據(jù)鎖存器的內容打入DAC寄存器并開始D/A轉換。* D0~D7:8位數(shù)據(jù)輸入線,TTL電平,有效時間應大于90ns(否則鎖存器的數(shù)據(jù)會出錯);  * ILE:數(shù)據(jù)鎖存允許控制信號輸入線,高電平有效;  * CS:片選信號輸入線(選通數(shù)據(jù)鎖存器),低電平有效;  * WR1:數(shù)據(jù)鎖存器寫選通輸入線,負脈沖(脈寬應大于500ns)有效。D/A轉換器由8位輸入鎖存器、8位DAC寄存器、8位D/A轉換電路及轉換控制電路構成。與微處理器完全兼容。 A/D轉換模塊原理圖 D/A轉換模塊設計以AT89C51為控制中心,通過74LS138譯碼器,由DAC0832進行AD轉換,滿足實驗電路所需要求。A/D轉換時鐘的提供方法有兩種:一是由芯片內部提供(如AD574A),一般不許外加電路;另一種是由外部提供,有的用單獨的振蕩電路產生,更多的則把單片機輸出時鐘經分頻后送到A/D轉換器的相應時鐘端。AD轉換的令一個重要連接信號是時鐘,其頻率是決定芯片轉換速度的基準。單片機檢查判斷A/D轉換結束的方法一般有中斷和查詢兩種。通常用WR和地址譯碼器的輸出經一定的邏輯電路進行控制。一個ADC開始轉換時必須加一個啟動轉換信號,這一啟動信號由單片機提供?! E CS(即CS上面一橫杠) R/C(C上一橫杠) 12/8(8的上面有一橫杠) A(0) 操作功能  1 0 0 X 0 啟動12位轉換  1 0 0 0 0 啟動8位轉換  1 0 1 1 X 輸出12位數(shù)字  1 0 1 0 0 輸出高8位數(shù)字  1 0 1 0 1 輸出低4位數(shù)字0 X X X X 無操作X 1 X X X 無操作 A/D轉換模塊設計方案A/D轉換器與單片機接口具有硬、軟件相依性。D的輸出方式有兩種,  引腳12/8=1時(8的上面有一橫杠),D的D(11)~D(0)并行輸出;  引腳12/8=0時(8的上面有一橫杠),D的高8位與低4位分時輸出。輸入信號在20V范圍內變化時,將輸入信號接至20V(IN)。量程可以是10V也可以是20V。 ?、?2位A/D轉換器  可以單極性也可以雙極性的。AD574A芯片是一種28個引腳雙列直插式的芯片。然后在時鐘的控制下按順序進行逐次比較,一直到A/D轉換器輸出的數(shù)碼都被確定,SAR向邏輯控制電路送回結束信號事轉換結束,時鐘脈沖使輸出狀態(tài)變低。AD574A采用逐次比較方式完成轉換。AD574A內部由兩個芯片混合集成,一片是12位D/A轉換器AD565,包括高速電流源電路,激光微調精密電阻網絡,參考電壓源,輸出比例電阻(包括雙極性偏移電阻)。AT89C5174LS138AD574A A/D模塊框圖 AD574A簡介AD574A是美國模擬數(shù)字公司推出的單片高速12位逐次比較型A/D轉換器,內部包含有與微型計算機接口的邏輯電路,可以很方便地與多種微型計算機系統(tǒng)相連,AD574A內部具有參考電壓源和時鐘電路,給用戶提供了方便?! CMOS 器件的高噪聲抵抗特性。  x\u25805X作電壓范圍:~。當鎖存使能變低時,符合建立時間和保持時間的數(shù)據(jù)會被鎖存。器件的輸入是和標準CMOS輸出兼容的;加上拉電阻,他們能和LS/ALSTTL輸出兼容。 顯示器接口電路原理圖 74HC573為八進制3態(tài)非反轉透明鎖存器。每片8279只外接8位顯示器,故各自外部接了一個3~8譯碼器74LS138。③若將選通端中的一個作為數(shù)據(jù)輸入端時,74LS138還可作數(shù)據(jù)分配器。比如:A0A1A2=110時,則Y6輸出端輸出低電平信號。當有鍵按下時,8279可先將按下鍵的鍵值讀入FIFO,然后向CPU發(fā)出中斷申請,請求取走數(shù)據(jù)。鍵盤控制部分提供一種掃描工作方式,可與64個按鍵的矩陣鍵盤連接,能對鍵盤進行自動掃描、自動消抖、自動識別出按下的鍵并給出編碼,能同時按下雙鍵或N鍵實行保護,其接收鍵盤上的輸入信息存入內部FIFO緩沖器,并可在有鍵輸入時向CPU請求中斷。 8279與鍵盤接口電路INTEL8279是一種通用可編程鍵盤/顯示器接口芯片,可直接與INTEL微型單片機接口,在我們設計的電路中就采用8279來實現(xiàn)系統(tǒng)的鍵盤/顯示器擴展功能,降低了電路的復雜度,提高了穩(wěn)定性及可靠性。在激發(fā)輸入模式時,為8位的數(shù)據(jù)輸入;  *SHIFT:在鍵盤掃描模式時,引腳的輸入狀態(tài)會與其它按鍵的狀態(tài)一同儲存(在BIT6),內部有上拉電阻,未按時為HI,按時為LO;  *CNTL/STB:在鍵盤掃描模式時,引腳的輸入狀態(tài)會與SHIFT以及其它按鍵的狀態(tài)同一儲存,內部有上拉電阻,未按時為HI,按時為LO。平常IRQ為LO,在鍵盤模式下,每次讀取FIFO/SENSOR RAM的數(shù)據(jù)時,IRQ變?yōu)镠I,讀取后轉為LO;在傳感器模式下,只要傳感器一有變化,就會使IRQ變?yōu)镠I,讀取后轉為LO;  *SL0~SL3:掃描按鍵開關或傳感器矩陣及顯示器,可以是編碼模式(16對1)或解碼模式(4對1);  *RL0~RL7:鍵盤/傳感器的返回線。RD=0時,8279輸送數(shù)據(jù)到外部總線;  *WR:寫入控制線。當這個輸入引腳為低電平時,可將命令寫入8279或讀取8279的數(shù)據(jù);  *A0:緩沖器地址選擇線。在CPU與8279間做數(shù)據(jù)與命令傳送;  *CLK:8279的系統(tǒng)時鐘,100KHz為最佳選擇;  *RESET:復位輸入線。16位字節(jié)顯示存儲器。8279鍵盤/。該芯片能自動消除鍵抖動并具有雙鍵鎖定保護功能。它既具有按鍵處理功能,又具有自動顯示功能,在單片機系統(tǒng)中應用廣泛。復位電路由20UF的電容和200Ω的電阻及一個1KΩ的電阻組成。㈢單片機的最小化系統(tǒng)是指單片機能正常工作所必須的外圍元件,主要可以分成時鐘電路和復位電路,我們采用的是AT89C51芯片,它內部自帶4K的FLASH程序存儲器,一般情況下,這4K的存儲空間足夠我們使用,所以我們將AT89C51芯片的第31腳固定接高電平(PCB畫板時已經接死),所以我們只用芯片內部的4K程序存儲器。手動按鈕復位的電路如所示。一般采用的辦法是在RST端和正電源Vcc之間接一個按鈕。本次設計采用手動按鈕復位。當系統(tǒng)處于正常工作狀態(tài)時,且振蕩器穩(wěn)定后,如果RST引腳上有一個高電平并維持2個機器周期(24個振蕩周期)以上,則CPU就可以響應并將系統(tǒng)復位。基本的復位方式:單片機在啟動時都需要復位,以使CPU及系統(tǒng)各部件處于確定的初始狀態(tài),并從初態(tài)開始工作。由于微機電路是時序數(shù)字電路,它需要穩(wěn)定的時鐘信號,因此在電源上電時,復位信號才被撤除,微機電路開始正常工作。一般微機電路正常工作需要供電電源為5V177。時鐘電路應用十分廣泛,如電腦的時鐘電路、電子表的時鐘電路以及MPMP4的時鐘電路。用于產生這個時間的電路就是時鐘電路。在FLASH編程期間,此引腳也用于施加12V編程電源(VPP); *XTAL1:反向振蕩放大器的輸入及內部時鐘工作電路的輸入; *XTAL2:來自反向振蕩器的輸出。但在訪問外部數(shù)據(jù)存儲器時,這兩次有效的/PSEN信號將不出現(xiàn); */EA/VPP:當/EA保持低電平時,則在此期間外部程序存儲器(0000HFFFFH),不管是否有內部程序存儲器。如果微處理器在外部執(zhí)行狀態(tài)ALE禁止,置位無效; */PSEN:外部程序存儲器的選通信號。此時, ALE只有在執(zhí)行MOVX,MOVC指令是ALE才起作用。然而要注意的是:每當用作外部數(shù)據(jù)存儲器時,將跳過一個ALE脈沖。在平時,ALE端以不變的頻率周期輸出正脈沖信號,此頻率為振蕩器頻率的1/6。當振蕩器復位器件時,要保持RST腳兩個機器周期的高電平時間;
點擊復制文檔內容
環(huán)評公示相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1