freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

vhdl語(yǔ)言與eda課程設(shè)計(jì)-數(shù)字頻率計(jì)-文庫(kù)吧資料

2024-09-10 20:40本頁(yè)面
  

【正文】 ))。 entity t10 is port (rst,fx,ena:in std_logic。 —— 單個(gè)十進(jìn)制計(jì)數(shù)模塊 use 。 主要涉及的程序見(jiàn)下面的兩個(gè)程序。 END behav。 load = NOT Div2CLK。 END IF。 ELSE rst = 39。 THEN rst=39。 AND Div2CLK=39。 PROCESS (clk, Div2CLK) BEGIN IF clk=39。 END IF。139。 BEGIN —— 功能描述語(yǔ)句 5 PROCESS( clk ) BEGIN IF clk39。 END control 。 rst : OUT STD_LOGIC。 ENTITY control IS PORT (clk : IN STD_LOGIC。 ——測(cè)頻控制電路 USE 。 具體程序 如下。 圖 4 頂層設(shè)計(jì)的原理圖 測(cè)頻控制模塊 此模塊主要由時(shí)鐘輸入、計(jì)數(shù)器時(shí)鐘使能、計(jì)數(shù)器清零、輸出鎖存構(gòu)成。 設(shè)計(jì)說(shuō)明書 建立 VHDL 行為模型 VHDL 行為仿真 VHDLRTL 級(jí)建模 前端功能仿真 邏輯綜合 測(cè)試向量生成 功能仿真 結(jié)構(gòu)綜合 門級(jí)時(shí)序仿真 硬件測(cè)試 設(shè)計(jì)完成 4 圖 4 是頻率計(jì)的 頂層設(shè)計(jì)的原理圖。 頂層模塊設(shè)計(jì) 由于綜合工具可以將高級(jí)別的模型轉(zhuǎn)化生成為門級(jí)模型,所以整個(gè)設(shè)計(jì)過(guò)程基本是由計(jì)算機(jī)自動(dòng)完成的。設(shè)置鎖存器的好處是顯示的數(shù)據(jù)穩(wěn)定,不會(huì)由于周期性的清零信號(hào)而不斷閃爍。測(cè)量信號(hào)時(shí),將被測(cè)信號(hào)通過(guò)信號(hào)整形電路 ,產(chǎn)生同頻率的矩形波 ,輸入計(jì)數(shù)器作為時(shí)鐘。本文的數(shù)字頻率計(jì)是按照計(jì)算每秒內(nèi)待測(cè)信號(hào)的脈沖個(gè)數(shù)的基本原理來(lái)設(shè)計(jì),此時(shí)取閘門時(shí)間為 1 秒。頻率 信號(hào)易于傳輸,抗干擾性強(qiáng),可以獲得較好的測(cè)量精度。 頻率計(jì)的基本原理 是用一個(gè)頻率穩(wěn)定度高的頻率源作為基準(zhǔn)時(shí)鐘,對(duì)比測(cè)量其他信號(hào)的 頻 率 , 通常情況下計(jì)算每秒內(nèi)待測(cè)信號(hào)的脈沖個(gè)數(shù),此時(shí)我們稱閘門時(shí)間為 1 秒。 VHDL 支持各種模式的設(shè)計(jì)方法:自頂向下與自底向上或混合方法。本設(shè)計(jì)就是采用 vhdl 語(yǔ)言和 EDA 技術(shù)的設(shè)計(jì)流程來(lái)正確實(shí)現(xiàn)頻率計(jì)的設(shè)計(jì)。 其基本原理是使用一個(gè)頻率穩(wěn)定性高的頻率作為基準(zhǔn),對(duì)比測(cè)量其他信號(hào)的頻率,即計(jì)算每秒鐘內(nèi)待測(cè)信號(hào)的脈沖個(gè)數(shù)。該數(shù)字頻率計(jì)可以在不更改硬件電路的基礎(chǔ)上,對(duì)系統(tǒng)進(jìn)行各種改進(jìn)還可以進(jìn)一步提高系統(tǒng)的性能, 然后用 8 位十進(jìn)制數(shù)碼顯示被測(cè)信號(hào)的頻率,設(shè)計(jì)出的頻率計(jì)能夠準(zhǔn)確的測(cè)出輸入信號(hào)的頻率,最后通過(guò)系統(tǒng)仿真,下載、驗(yàn)證和調(diào)試運(yùn)行,實(shí)現(xiàn)了一個(gè)性能良好的 8 位數(shù)字頻率計(jì)設(shè)計(jì)目標(biāo)。它以用測(cè)量頻率的方法對(duì) TTL 方波頻率進(jìn)行自動(dòng)測(cè)量, 使用該單片作為控制器件 使 被測(cè)頻率信號(hào)通過(guò)信號(hào)處理電路,閘門時(shí)間與被測(cè)信號(hào)與非處理, 產(chǎn)生信號(hào)脈沖,經(jīng)過(guò)分頻電路,然后送入單片機(jī)進(jìn)行運(yùn)算和處理,單片機(jī)將處理的數(shù)據(jù)通過(guò)顯示器顯示。 關(guān)鍵詞: 數(shù)字頻率計(jì); EDA; VHDL; QuartusⅡ 目 錄 設(shè)計(jì)要求 .................................................................................................................................... 1 方案論證與對(duì)比 .................................................................................................................. 1 方案對(duì)比 ...................................................................................................................... 1 方案選擇 ...................................................................................................................... 2 ........................................................................................................................ 2 ........................................................................................................................ 3 頂層模塊設(shè)計(jì) ............................................................................................................. 3 測(cè)頻控制模塊 ...
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1