freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

數(shù)字電子技術(shù)實(shí)驗(yàn)報(bào)告-wenkub.com

2025-08-02 08:51 本頁面
   

【正文】 仿真圖如下: 五、實(shí)驗(yàn)總結(jié)。(2) 接通電源后,555起振,當(dāng)3腳輸出為高電平時(shí),由于LED1正極與電源相k(3) 連相當(dāng)于高電平,負(fù)極通過R3與555多諧振蕩器的3引腳相連LED1不發(fā)光。將測量結(jié)果記入表83. 仿真圖如下: 波形圖: RP=50K RP 增大 RP 減小 電子眨眼電路如圖84所示,555和RRC組成多無穩(wěn)態(tài)多諧振蕩器。仿真圖如下:波形圖: Vi Vc Vo .3 用55定時(shí)器構(gòu)成多諧振蕩器(1) 將555定時(shí)器的TH端和TR端連在一起再外接電阻R1R2和電容便構(gòu)成多諧振蕩器。當(dāng)Vi上升到時(shí),Vo從高電平轉(zhuǎn)換為低電平;當(dāng)Vi下降到時(shí),Vo又從低電平轉(zhuǎn)換為高電平。因此,這種形式的多諧振蕩器應(yīng)用很廣。 (2)構(gòu)成多諧振蕩器如圖84,由555定時(shí)器和外接元件RRC構(gòu)成多諧振蕩器,腳2與腳6直接相連。圖83 單穩(wěn)態(tài)觸發(fā)器波形圖暫穩(wěn)態(tài)的持續(xù)時(shí)間Tw(即為延時(shí)時(shí)間)決定于外接元件R、C的大小。D為鉗位二極管,穩(wěn)態(tài)時(shí)555電路輸入端處于電源電平,內(nèi)部放電開關(guān)管T導(dǎo)通,輸出端Vo輸出低電平,當(dāng)有一個(gè)外部負(fù)脈沖觸發(fā)信號加到Vi端。平時(shí)該端開路或接VCC。它含有兩個(gè)電壓比較器,一個(gè)基本RS觸發(fā)器,一個(gè)放電開關(guān)T,比較器的參考電壓由三只5KΩ的電阻器構(gòu)成分壓,它們分別使高電平比較器A1同相比較端和低電平比較器A2的反相輸入端的參考電平為和。幾乎所有的雙極型產(chǎn)品型號最后的三位數(shù)碼都是555或556;所有的CMOS產(chǎn)品型號最后四位數(shù)碼都是7555或7556,兩者的邏輯功能和引腳排列完全相同,易于互換。二、 實(shí)驗(yàn)設(shè)備及其器件SACDM32數(shù)字電路實(shí)驗(yàn)箱 1個(gè)555定時(shí)器、電阻、電容雙蹤示波器 1臺萬用表 1臺連續(xù)脈沖電源 1臺音頻信號源 1臺數(shù)字頻率計(jì) 1臺三、 實(shí)驗(yàn)原理 555集成時(shí)基電路稱為集成定時(shí)器,是一種數(shù)字、模擬混合型的中規(guī)模集成電路,其應(yīng)用十分廣泛。 參考圖78連接電路,并畫出狀態(tài)轉(zhuǎn)換圖。參考圖73搭接電路,其狀態(tài)轉(zhuǎn)換圖如圖74仿真圖如下: ,采用置數(shù)法,并用數(shù)碼顯示數(shù)字。③. 預(yù)置法置數(shù)法即對計(jì)數(shù)器進(jìn)行預(yù)置數(shù)。②. 復(fù)位法用復(fù)位法構(gòu)成N進(jìn)制計(jì)數(shù)器所選用的中規(guī)模集成技術(shù)器的計(jì)數(shù)容量必須大于N。使用者只要借助于器件手冊提供的功能表和工作波形圖以及引出端的排列,就能正確地運(yùn)用這些器件。根據(jù)計(jì)數(shù)制的不同,分為二進(jìn)制計(jì)數(shù)器,十進(jìn)制計(jì)數(shù)器和任意進(jìn)制計(jì)數(shù)器。2. 掌握構(gòu)成任意進(jìn)制計(jì)數(shù)器的方法。 仿真圖如下: 表 67清除模式時(shí)鐘串行輸入輸出功能總結(jié)CR39。(4) 左移:先清零或預(yù)置,再令CR39。=0,其它輸入均為任意態(tài),置CR39。表66CP↑D1RD’SD’Q1Q2Q3Q40010000111110002011010030110010401100015D1連D4111000611010071100108110001 測試四位雙向移位寄存器的邏輯功能按圖66連線,CR’、SS0、SL、SR、D0、DDD3分別接至邏輯開關(guān)的輸出插口;Q0、Q3接至邏輯電平顯示輸出插口。74LS194有5種不同操作模式:即并行送數(shù)寄存,右移(方向Q0→Q3,左移(方向由Q3→Q0),保持及清零。既能左移又能右移的稱為雙向移位寄存器,只需要改變左、右的控制信號便可實(shí)現(xiàn)雙向移位要求。 。記錄。四、 實(shí)驗(yàn)內(nèi)容1. 測試基本Rs觸發(fā)器的路基功能按圖51與非門74L00構(gòu)成基本RS觸發(fā)器。工作在T=1時(shí)的觸發(fā)器稱為T’觸發(fā)器。對于觸發(fā)邊沿陡度也有一定要求(通常要求100ns)。D觸發(fā)器的邏輯符號如圖54所示。第三種是數(shù)據(jù)輸入端,它是觸發(fā)器狀態(tài)更新的一句,用J、K表示。JK觸發(fā)器的邏輯符號如圖52所示?;綬S觸發(fā)器也可以用兩個(gè)“或非”門組成,它是高電平直接觸發(fā)的觸發(fā)器。2. 熟悉各觸發(fā)器的邏輯功能及相互轉(zhuǎn)換方法。C+ABC39。四、 實(shí)驗(yàn)內(nèi)容1. 測試雙四選一數(shù)據(jù)選擇器的邏輯功能。為兩個(gè)獨(dú)立的使能端;AA0為公用的地址輸入端;1D0~1D3和2D0~2D3分別為兩個(gè)4選1數(shù)據(jù)選擇器的數(shù)據(jù)使能端;2為兩個(gè)輸出端。(AA0) D0 D1D2D3 圖42 雙四選一數(shù)據(jù)選擇器內(nèi)部結(jié)構(gòu)1. 雙四選一數(shù)據(jù)選擇器74LS153所謂雙4選1數(shù)據(jù)選擇器就是在集成芯片上有兩個(gè)4選1數(shù)據(jù)選擇器。 圖37 用74LS138組成函數(shù)Y 用74LS138和74LS20各一塊在實(shí)驗(yàn)箱上連接圖37線路,并將測試結(jié)果記錄表34中。按表32所示條件輸入開關(guān)狀態(tài)。表31為74LS138 truth table。 學(xué)習(xí)譯碼器的擴(kuò)展。輸入輸出ABSCO0000011010101101依題意列出真值表如下:因?yàn)椋篠=A’B+B’A=ABCO=AB所以利用一個(gè)異或門一個(gè)與門組成邏輯電路,其電路仿真圖如下:五、實(shí)驗(yàn)總結(jié) 實(shí)驗(yàn)注意事項(xiàng) 1. 注意集成電路多余端的處理。為了防止誤報(bào)警,只有當(dāng)其中有兩種或兩種以上類型的探測器發(fā)出火災(zāi)檢測信號時(shí),報(bào)警系統(tǒng)才產(chǎn)生報(bào)警控制信號。 實(shí)驗(yàn)設(shè)備及器件1. 數(shù)字電路實(shí)驗(yàn)箱;2. 74LS00 / 74LS11 / 74LS20 / 74LS86 等芯片。ABC000011101110 表1—5 74LS86邏輯功能表五、實(shí)驗(yàn)總結(jié) 實(shí)驗(yàn)前應(yīng)檢查集成塊是否插對; 實(shí)驗(yàn)時(shí)要將電源電壓接入+5V。 表1—3 74LS04邏輯功能表輸入輸出狀態(tài)(0|1)0100懸空0 ㈡ 根據(jù)管腳功能圖連接,測試各門電路邏輯功能 ,用其中一個(gè)門測試其邏輯功能。實(shí)驗(yàn)使用的集成電路都采用的是雙列直插式封裝形式,其管腳的識別方法為:將集成塊的正面(印有集成電路型號標(biāo)記面)對著使用者,集成電路上的標(biāo)識凹口左,左下角第一腳為1腳,按逆時(shí)針方向順序排布其管腳。 2. 熟悉各種門電路的邏輯符號。 3. 熟悉TTL集成電路的特點(diǎn),使用規(guī)則和使用方法。 實(shí)驗(yàn)內(nèi)容 ㈠ 根據(jù)接線圖連接,測試各門電路邏輯功能 1. 利用Multisim畫出以74LS11為測試器件的與門邏輯功能仿真圖如下 按表1—1要求用開關(guān)改變輸入端A,B,C的狀態(tài),借助指示燈觀測各相應(yīng)輸出端F的狀態(tài),當(dāng)電平指示燈亮?xí)r記為1,滅時(shí)記為0,把測試結(jié)果填入表1—1中。 利用Multisim畫出以74LS00為測試器件的非門邏輯功能仿真圖如下 按表1—4要求用開關(guān)改變輸入端的狀態(tài),借助指示燈觀測各相應(yīng)輸出端的狀態(tài),把測試結(jié)果填入表1—4中。 在這次實(shí)驗(yàn)中,剛開始由于沒有將電源電壓接入面板上對應(yīng)的位子,只是按照管腳圖直接連接了電源線和地線,造成實(shí)驗(yàn)箱上的燈不亮。 實(shí)驗(yàn)原理 1. 數(shù)字電路的兩大電路是組合邏輯電路和時(shí)序邏輯電路,其中組合邏輯 電路的特點(diǎn)是任何時(shí)刻的輸出僅僅取決于同一時(shí)刻輸入信號的取值組合。試設(shè)計(jì)一個(gè)產(chǎn)生警報(bào)控制信號的電路并在
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1