【正文】
連接晶振的過程中,晶振無法起振。在排除線與芯片的接觸不良問題后重新對照電路圖,發(fā)現(xiàn)是由于12腳未接地所至。在連接六進(jìn)制的過程中,發(fā)現(xiàn)電路只能5的跳動(dòng),后經(jīng)發(fā)現(xiàn)是由于接到與非門的引腳接錯(cuò)一根所至,經(jīng)糾正后能正常顯示。在連接校正電路的過程中,出現(xiàn)時(shí)和分都能正常校正時(shí),但秒?yún)s受到影響,特別時(shí)一較分鐘的時(shí)候秒亂跳,而不校時(shí)的時(shí)候,秒從40跳到59,然后又跳回40,分和秒之間無進(jìn)位,電路在時(shí),分,秒進(jìn)位過程中能正常顯示,故可排除芯片和連線的接觸不良的問題。經(jīng)檢查,校正電路的連線沒有錯(cuò)誤,后用萬用表的直流電壓檔帶電檢測秒十位的QA,QB,QC和QD腳,發(fā)現(xiàn)QA腳時(shí)有電壓時(shí)而無電壓,再檢測秒到分和分到時(shí)的進(jìn)位端,發(fā)現(xiàn)是由于秒到分的進(jìn)位未拔掉所至。在設(shè)計(jì)電路中,往往是先仿真后連接實(shí)物圖,但有時(shí)候仿真和電路連接并不是完全一致的,例如仿真的連接示意圖中,往往沒有接高電平的16腳或14腳以及接低電平的7腳或8腳,因此在實(shí)際的電路連接中往往容易遺漏,因此仿真圖和電路連接圖還是有一定區(qū)別的。在設(shè)計(jì)電路的連接圖中出錯(cuò)的主要原因都是接線和芯片的接觸不良以及接線的錯(cuò)誤所引起的。附錄二:數(shù)字電子時(shí)鐘電路圖附錄三:PCB板五.參考資料 o 閻 石 數(shù)字電子技術(shù)基礎(chǔ) 高等教育出版社 o 王桂馨 數(shù)字電子技術(shù) 中國鐵道出版社 o 候建軍 數(shù)字電子技術(shù)基礎(chǔ) 高等教育出版社 o 劉全盛 數(shù)字電子技術(shù) 機(jī)械工業(yè)出版社 o 蔡明生 電子設(shè)計(jì) 高等教育出版社 o 李哲英 電子技術(shù)及其應(yīng)用基礎(chǔ)(數(shù)字部分) 高等教育出版社 寧可累死在路上,也不能閑死在家里!寧可去碰壁,也不能面壁。是狼就要練好牙,是羊就要練好腿。什么是奮斗?奮斗就是每天很難,可一年一年卻越來越容易。不奮斗就是每天都很容易,可一年一年越來越難。能干的人,不在情緒上計(jì)較,只在做事上認(rèn)真;無能的人!不在做事上認(rèn)真,只在情緒上計(jì)較。拼一個(gè)春夏秋冬!贏一個(gè)無悔人生!早安!—————獻(xiàn)給所有努力的人.學(xué)習(xí)參考