freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

第2章微處理器-資料下載頁

2025-08-23 09:16本頁面

【導讀】8086/8088CPU的組成、引腳功能和工作模式。微處理器的發(fā)展歷程,主流CPU及其最新技術?;闹醒胩幚砥?。中央處理器CPU的英文全稱是。早期微處理器以MPU. 表示,以區(qū)別于大型主機的多芯片CPU。已經(jīng)不加區(qū)分,都用CPU表示。4個段地址寄存器;ES——16位的擴展段寄存器;16位的指令指針寄存器IP;20位的地址加法器;6字節(jié)的指令隊列緩沖器。從編程結構圖可見,執(zhí)行部件由下列幾個部。4個通用寄存器,即AX、BX、CX、DX;算術邏輯單元ALU。當指令隊列已滿,而且EU對BIU又無。總線訪問請求時,BIU便進入空閑狀態(tài)。標志寄存器內容如圖2-2所示:。有一片8234A,作為時鐘發(fā)生器。有三片8282或74LS373,用來作為地址鎖存器。片8286或74LS245作為總線收發(fā)器。段中存取指令代碼和數(shù)據(jù)。圖2-7當前可尋址的存儲器。該段內的偏移量。間是相互獨立的。段基址的低四位應當是0000。的基址,存放在段基址寄存器中。

  

【正文】 A PROC NEAR 。子過程 A內容 , A為主過程調用 PROC_A ENDP 。其他過程內容 CODE_SEG ENDS END START 第 2章 微處理器 圖 222 DOS下內存的分配示意圖 返回本節(jié) 第 2章 微處理器 飛速發(fā)展的 CPU 輝煌的歷程 潮流和未來 返回本章首頁 第 2章 微處理器 輝煌的歷程 1. Pentium前時代 2. Pentium時代 3. Pentium后時代 返回本節(jié) 第 2章 微處理器 潮流和未來 1.奔騰 4的時代 2. 走近 64位 CPU 第 2章 微處理器 1.奔騰 4的時代 2020年下半年, Intel推出了代號 Willamette的處理器,它是英特爾 IA32 CPU家族中最新的成員,也是英特爾 P6系列的終結者。這就是 Pentium IV( P4)。 P4 CPU基于新的 32位微結構,在許多方面超過了奔騰 Ⅱ /Ⅲ 等上兩代的 IA32 CPU。 NetBurst微架構是 Pentinum 4處理器的基石。這里解釋一下處理器的架構與微架構:處理機的架構指的是指令集、寄存器和程序員公用的內存駐留的數(shù)據(jù)結構,它們在處理器的發(fā)展進程中得到繼承和增強。處理機的微架構指的是處理機架構在硅片上的實現(xiàn)。 第 2章 微處理器 NetBurst微架構特點細節(jié): ?超流水線技術: ?執(zhí)行追蹤 Cache: ?快速執(zhí)行引擎 REE: ?400MHz 系統(tǒng)總線: ?先進的動態(tài)執(zhí)行: ?流式 SIMD擴充 2( SSE2): 第 2章 微處理器 圖 223 Pentium IV 處理器及搭配的 RDRAM內存條 第 2章 微處理器 2.走近 64位 CPU 64位處理器針對的主要對象是目前對 32位系統(tǒng)感覺受限制的用戶。一些用來設計汽車、衛(wèi)星以及一些其他的非常復雜的產品的 MCAD軟件(機械計算機輔助設計軟件)將通過 64位系統(tǒng)得到不少的性能提升。另外,超大規(guī)模的數(shù)據(jù)庫軟件也由于 64位的大內存尋址區(qū)域而獲得不少優(yōu)勢。可見其企業(yè)級應用是相當廣泛的。 Intel的 64位結構叫做 IA64。 目前, Intel同時推出了 Pentium 4以及 Intel第一個從 IA32到 IA64架構轉換的產品 Itanium。 第 2章 微處理器 圖 224 Intel的 64位 CPU- Itanium 第 2章 微處理器 ( 1) IA64架構的特點 1) 更改現(xiàn)有工業(yè)標準體系 , 建立 IA64架構后將采用并行運算方式的體系; 2) 單指令簡化 , 即每條指令執(zhí)行的功能減少 ,但執(zhí)行效率變高; 3) 由于運行指令并行化 , 并且采用了程序控制指令 , 使分支預測更加準確 , 提高運算的利用效率; 4) 增加程序運行時的并行運算預測能力 , 使內存中需要的數(shù)據(jù)更容易在 Cache中命中; 第 2章 微處理器 5) 增加內存的總容量 , 擴展到 2的 64次方 , 由原先的4GB內存擴展到驚人的 180億 GB容量 , 并支持 64位浮點數(shù)和 32位浮點數(shù) , 高精度的數(shù)字計算 , 提供高達 82位的數(shù)據(jù)寬度 。 6) 利用 GR Stack來降低 save/restore需要的調用 , 減少寄存器使用數(shù)量 , 使用的是 Register Stacker Engine( RSE) , 使用全新的寄存器 , 總共 128個 64位寄存器 ,其中 32個是靜態(tài)的 , 96個是動態(tài)的 。 7) 現(xiàn)有流水線采用的是順序結構 , 一條運行結束后進行下一條 , IA64采用并行流水線結構 , 提高了工作效率 。 8) 高速運算功能 , 在平行運算時 , 提供了 2倍于運算頻率的運算速度 。 第 2章 微處理器 ( 1) IA64架構的特點 1) 64位實地址模式; 2) 通過寄存器前綴 ( REX) 來達到寄存器擴展; 3) 增加 8個新的通用寄存器 ( GPRs) , 代號為 R8到 R15; 4) 擴展通用寄存器的寬度到 64位; 5) 增加 8個 128位的 SSE寄存器 , 標號為 XMM8到XMM15; 6) 新的 RIP關聯(lián)數(shù)據(jù)地址模式; 7) 單一字節(jié)寄存器地址 。 第 2章 微處理器 表 27顯示的就是 x8664架構中的模式結構圖 , 并標示了適用情況 。 返回本節(jié) 第 2章 微處理器 THANK YOU VERY MUCH ! 本章到此結束, 謝謝您的光臨! 返回本章首頁 結束放映
點擊復制文檔內容
教學課件相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1