【導(dǎo)讀】梯形波的信號發(fā)生器設(shè)計,經(jīng)由示波器觀察信號波形;部基準放大器、基準電壓倍增器等部分組成。由于DAC是12位寄存器,所以在寫入10位數(shù)據(jù)后,最低2位。寫入2個“0”。輸出緩沖器具有滿電源電壓幅度輸出,它帶有短路保護并能。驅(qū)動有100pF負載電容的2kΩ負載。外部基準電壓輸入經(jīng)過緩沖,使得DAC輸入電阻與代碼無關(guān)。使用滿電源電壓幅度。時,CMOS邏輯可得到最小的功耗。使用TTL邏輯電平是,功耗需求增加約2倍。TLC5615的最大串行時鐘頻率近似為14MHz。數(shù)字更新速率受片選周期的限制。間約為s,這把更新頻率限制在80KHz。高電平時,輸入的數(shù)據(jù)不能由時鐘同步送入輸入寄存器。所有CS的跳變應(yīng)發(fā)生。數(shù)值,因為TLC5615的DAC輸入鎖存器為12位寬。其中開關(guān)SW控制幅度增加,SW2控制幅度減小。