freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

畢業(yè)設(shè)計-基于單片機的數(shù)字波形發(fā)生器的設(shè)計(編輯修改稿)

2025-01-08 18:50 本頁面
 

【文章內(nèi)容簡介】 出。 89S52 單片機外部有 32個端口可供用戶使用,其功能如下: 89S52 并行 I/O 接口 端口 引腳位置 第一功能 第二功能 符 號 功能 符號 功能 P0 3932 通用 I/0 口 AD0AD7 地址數(shù)據(jù)總線 P1 18 通用 I/0 口 P2 2128 通用 I/0 口 A8A15 地址總線(高位) P3 10 通用 I/0 口 RXD 串行通信發(fā)送口 11 通用 I/0 口 TXD 串行通信接收口 12 通用 I/0 口 INT0 外部中斷 0 13 通用 I/0 口 INT1 外部中斷 1 14 通用 I/0 口 T0 計數(shù)器 0輸入端口 15 通用 I/0 口 T1 計數(shù)器 1輸入端口 16 通用 I/0 口 WR 外部存儲器寫功能 17 通用 I/0 口 RD 外部存儲器讀功能 P0 口: P0 口為一個 8 位漏級開路雙向 I/O 口, 每腳可吸收 8TTL 門電流。當(dāng) P1 口的管腳第一次寫 1 時,被定義為高阻輸入。 P0能夠用于外部程序數(shù)據(jù)存儲器,它可以被定義為數(shù)據(jù) /地址的第八位。在 FIASH 編程時, P0 口作為原碼輸入口, 當(dāng) FIASH 進行校驗時, P0 輸出原碼,此時 P0 外部必須被拉高。 P1 口: P1 口是一個內(nèi)部提供上拉電阻的 8位雙向 I/O口, P1 口緩沖器能接收輸出 4TTL 門電流。 P1 口管腳寫入 1后,被內(nèi)部上拉為高,可用作輸入, P1 口被外部下拉為低電平時,將輸出電流,這是由于內(nèi)部上拉的緣故。在 FLASH 編程和校驗時, P1口作為第八位地址接收。 P2 口: P2 口為一個內(nèi)部上拉電阻的 8位雙向 I/O 口, P2 口緩沖器可接收,輸出 4個 TTL 門電流,當(dāng) P2 口被寫“ 1”時,其管腳被內(nèi)部上拉電阻拉高,且作為輸入。并因此作為輸入時, P2 口的管腳被外部拉低,將輸出電流。這是由于內(nèi)部上拉的緣故。 P2 口當(dāng)用于外部程序存儲器或 16 位地址外部數(shù)據(jù)存儲器進行存取時, P2口輸出地址的高八位。在給出地址“ 1”時,它利用內(nèi)部上拉優(yōu)勢,當(dāng)對外部八位地址數(shù)據(jù)存儲器進 行讀寫時, P2 口輸出其特殊功能寄存器的內(nèi)容。P2口在 FLASH 編程和校驗時接收高八位地址信號和控制信號。 P3 口: P3 口管腳是 8 個帶內(nèi)部上拉電阻的雙向 I/O 口,可接收 出 4個 TTL門電流。當(dāng) P3 口寫入“ 1”后,它們被內(nèi)部上拉為高電平,并用作輸入。作為輸入,由于外部下拉為低電平, P3 口將輸出電流( ILL)這是由于上拉的緣故。 P3 口也可作為 AT89C51 的一些特殊功能口。 口管腳 備選功能 RXD(串行輸入通道) TXD(串行輸出通道) /INT0( 外中斷 0) /INT1(外中斷 1) T0(定時器 0 外部輸入) T1(定時器 1 外部輸入) /WR(外部數(shù)據(jù)存儲器寫選通) /RD(外部數(shù)據(jù)存儲器讀選通) AT89S52 的晶振及其連接方法 CPU 工作時都必須有一個時鐘脈沖。有兩種方式可以向 89S52 提供時鐘脈沖:一是外部時鐘方式,即使用外部電路向 89S52 提供時鐘脈沖,見圖 (a);二是內(nèi)部時鐘方式,即使用晶振由 89S52 內(nèi)部電路產(chǎn)生時鐘脈沖。 一般常用第二種方法,其電路見圖 懸空 外部時鐘信號 外部時鐘方式 C1 J C2 內(nèi)部時鐘方式 圖 89S52 的時鐘脈沖 J 一般為石英晶體,其頻率由系統(tǒng)需要和器件決定,在頻率穩(wěn)定度要求不高時也可以使用陶瓷濾波器。一般來說,使用石英晶體時, C1=C2=30pF。使用陶瓷濾波器時, C1=C2=47pF。 AT89S52 的復(fù)位 。 復(fù)位是單片機的初始化操作,其主要的作用是把 PC 初始化為 0000H,使單片機從 0000H 單元開始執(zhí)行程序。除了進入系統(tǒng)的正常初始化之外,當(dāng)由于程序運行出錯或操作失誤使系統(tǒng)處于死鎖狀態(tài)時,為擺脫困境,也AT89S52 XTAL2 XTAL1 AT89S52 XTAL2 XTAL1 需要按復(fù)位鍵以重新啟動。除使 PC歸零外,復(fù)位操作還對其他一些專用寄存器有影響。 復(fù)位后的內(nèi)部寄存器狀態(tài) : 寄存器 復(fù)位狀態(tài) 寄存器 復(fù)位狀態(tài) PC 0000H TMOD 00H ACC 00H TCON 00H B 00H TH0 00H PSW 00H TL0 00H SP 07H TH1 00H DPTR 0000H TL1 00H P0P3 0FFH SCON 00H IP (xxx00000) SBUF (xxxxxxxx) IE (0xx00000) PCON (0xxx0000) 另外,復(fù)位操作還對單片機的個別引腳有影響,例如會把 ALE 和 /PSEN 變成無效狀態(tài),即使 ALE=0, /PSEN= 變成低電平后,退出復(fù)位狀態(tài), CPU 從初始狀態(tài)開始工作。 89S52 復(fù)位操作有 3種方式:上電復(fù)位、上電按鈕復(fù)位和系統(tǒng)復(fù)位。上電復(fù)位電路如圖 所示。對于 CMOS型單片機因 RST引腳的內(nèi)部有一個拉低電阻,故電阻 R 可不接。單片機在上電瞬間, RC 電路充電, RST 引腳端出現(xiàn)正脈沖,只要 RST 端保持兩個機器周期以上的高電平,就能使單片機有效地復(fù)位。當(dāng)晶體振蕩頻率為 12MHz 時, RC的典型值 為 C=10uF, R= 歐姆。簡單復(fù)位電路中,干擾信號易串入復(fù)位端,可能會引起內(nèi)部某些寄存器錯誤復(fù)位,這時可在 RST引腳上接一去耦電容。 通常因為系統(tǒng)運行等的需要,常常需要人工按鈕復(fù)位,復(fù)位電路如圖 所示,其中 R2R1, 只需將一個常開按鈕開關(guān)并聯(lián)于上電復(fù)位電路,按下開關(guān)一定時間就能使 RST 引腳端為高電平,從而使單片機復(fù)位。 +5V R RST AT89S52 圖 上電復(fù)位電路 +5V C R1 R2 圖 上電按鈕復(fù)位電路 資源分配 晶振采用 12MHZ。 P1 口的 分別與四個按鍵連接,分別控制鋸齒波、三角波、正弦波和方波, 與四個發(fā)光二極管相連 ,按鍵一對應(yīng)發(fā)光二極管一,依次類推,發(fā)光二極管四對應(yīng)按鍵四,實現(xiàn)輸出一個波形對應(yīng)亮一個燈。 P0 口與 DAC0832 的 D0D7數(shù)據(jù)輸入端相連。 P2 口用來控制 DAC0832 的輸入寄存器選擇信號 /CS 和數(shù)據(jù)傳送信號 /XFER。 各部分電路原理 DAC0832 芯片原理 管腳功能介紹(如圖 ) RST AT89S52 圖 DAC0832管腳圖 DI7~ DI0: 8 位的數(shù)據(jù)輸入端, DI7為最高位。 ILE:數(shù)據(jù)鎖存允許控制信號輸入線,高電平有效。 /CS:選片信號輸入線(選通數(shù)據(jù)鎖存器),低電平有效。 /WR1:數(shù)據(jù)鎖存器寫選選通輸入線,負脈沖有效,由 ILE、 /CS、 /WR1 的邏輯組合產(chǎn)生 /LE1,當(dāng) /LE1 為高電平時,數(shù)據(jù)鎖存器狀態(tài)隨輸入數(shù)據(jù)線變化, /LE1 的負跳變時將輸入數(shù)據(jù)鎖存。 /XFER:數(shù)據(jù)傳輸控制信號輸入線,低電平有效,負脈沖有效。 /WR2: DAC 寄存器選通輸入線,負脈沖有 效,由 /WR /XFER 的邏輯組合產(chǎn)生 /LE2,當(dāng) /LE2 為高電平時, DAC 寄存器的輸出隨寄存器的輸入而變化, /LE2的負跳變時將數(shù)據(jù)鎖存器的內(nèi)容打入 DAC 寄存器并開始 D/A 轉(zhuǎn)換。 IOUT1:模擬電流輸出端 1,當(dāng) DAC 寄存器中數(shù)據(jù)全為 1 時,輸出電流最大,當(dāng) DAC 寄存器中數(shù)據(jù)全為 0 時,輸出電流為 0。 IOUT2:模擬電流輸出端 2, IOUT2 與 IOUT1 的和為一個常數(shù),即 IOUT1+IOUT2=常數(shù)。 RFB:反饋電阻引出端, DAC0832 內(nèi)部已經(jīng)有反饋電阻,所以 RFB 端可以直接接到外部運算放大器的輸出端,這樣相當(dāng)于將一個反饋電阻接在運算放大器的輸出端和輸入端之間。 當(dāng) WR2 和 XFER 同時有效時, 8 位 DAC 寄存器端為高電平“ 1”,此時 DAC 寄存器的輸出端 Q 跟隨輸入端 D 也就是輸入寄存器 Q 端的電平變化;反之,當(dāng)端為低電平“ 0”時,第一級 8 位輸入寄存器 Q 端的狀態(tài)則鎖存到第二級 8 位DAC 寄存器中,以便第三級 8 位 DAC 轉(zhuǎn)換器進行 D/A 轉(zhuǎn)換。 一般情況下為了簡化接口電路,可以把 WR2 和 XFER 直接接地,使第二級8 位 DAC 寄存器的輸入端到輸出端直通,只有第一級 8 位輸入寄存器置成可選通、可鎖存的單緩沖輸入方式。 特殊情況下可采用雙緩沖輸入方式,即把兩個寄存器都分別接成受控方式。 制作低頻信號發(fā)生器有許多方案:主要有單緩沖方式,雙緩沖方式和直通方式。 單緩沖方式具有適用于只有一路模擬信號輸出或幾路模擬信號非同步輸出的情形的優(yōu)點,但是電路線路連接比較簡單。而雙緩沖方式適用于在需要同時輸出幾路模擬信號的場合, 每一路模擬量輸出需一片 DAC0832 芯片,構(gòu)成多個 DAC0832 同步輸出電路,程序簡單化,但是電路線路連接比較復(fù)雜。根據(jù)以上分析,我選擇了單緩沖方式使 用方便,程序簡單,易操作。 這里我采用 DAC0832 與單片機 89S52 的典型的單緩沖方式接口電路。ILE 接高電平, /WR1 和 /WR2 相連后接 89S52 的 /WR, /CS 和 /XFER 相連后接 89S52 的地址高位,這樣就同時片選了 DAC0832 的數(shù)據(jù)鎖存器和 DAC 寄存器, 89S52 對 DAC0832 執(zhí)行一次寫操作就把一個數(shù)據(jù)寫入數(shù)據(jù)鎖存器的同時也直接寫入到了 DAC 寄存器,模擬量輸出隨之變化。 DAC0832 的輸出是電流,使用運算放大器可以將其電流輸出線性地轉(zhuǎn)換成電壓輸 出。根據(jù)運算放大器和 DAC0832 的連接方法,運算放大器的輸出可以分為單極性和雙極性兩種。這里我采用雙極性方式(如圖 所示)。 圖 DAC0832 雙極性電壓輸出電路 NE4558 工作原理 圖 NE4558 引腳圖 圖 NE4558 運放引腳圖 4558 是一片雙運放,帶內(nèi)部補償電路。極好的通道分離特性允許在單運放應(yīng)用中使用雙運放器件,從而提供了最高的封裝密度。他的內(nèi)部包含兩組形式完全相同的運算放大器,除電源共用外,兩組運放相互獨立。每一組運算 放大器
點擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1