【總結(jié)】第3章門電路概述分立元件門電路TTL門電路CMOS門電路概述?門電路是用以實(shí)現(xiàn)邏輯關(guān)系的電子電路。?常用門電路:與門、或門、非門、與非門、或非門、與或非門、異或門等二極管門電路三極管門電路TTL門電路MOS門電路PMOS門CMOS門邏輯門電路
2025-04-29 08:22
【總結(jié)】1OutputStagesandPowerAmplifiersMicroelectronicCircuits-FifthEditionSedra/Smith2Copyright?2023byOxfordUniversityPress,Inc.FigureCollectorcurrentwaveformsfortrans
2024-12-27 20:50
【總結(jié)】模擬電子技術(shù)基礎(chǔ)模擬電路AnalogCircuit▲教材《電子技術(shù)基礎(chǔ)——模擬部分(第五版)》康華光主編,高教出版社▲參考書《模擬電子技術(shù)基礎(chǔ)(第四版)》童詩(shī)白主編,高教出版社《模擬電子技術(shù)簡(jiǎn)明教程》楊素行編,高教出版社《電子線路(線性部分)》謝嘉奎主編,高教出版社
2025-02-05 15:03
【總結(jié)】一參考系質(zhì)點(diǎn)質(zhì)點(diǎn)是理想化的抽象物理模型.為描述物體的運(yùn)動(dòng)而選擇的標(biāo)準(zhǔn)物叫做參考系.1參考系若物體的大小和形狀對(duì)運(yùn)動(dòng)的影響可以忽略,且不涉及物體的轉(zhuǎn)動(dòng)和形變,我們就可以把物體當(dāng)作是一個(gè)具有質(zhì)量的點(diǎn)(即質(zhì)點(diǎn))來(lái)處理.2質(zhì)點(diǎn)運(yùn)動(dòng)的描述具有相對(duì)性.
2025-01-16 09:16
【總結(jié)】......數(shù)值分析計(jì)算實(shí)習(xí)題第二章2-1程序:clear;clc;x1=[];y1=[];n=length(y1);c=y1(:);forj=2:n%求差商fori=n:-1
2025-03-25 02:50
【總結(jié)】.選擇題:1.下列各式中哪個(gè)是四變量A、B、C、D的最小項(xiàng)?()a.A′+B′+Cb.AB′Cc.ABC′Dd.ACD2.組合邏輯電路的分析是指()。a.已知邏輯要求,求解邏輯表達(dá)式并畫邏輯圖的過(guò)程b.已知邏輯要求,列真值表的過(guò)程c.已知邏輯圖,求解邏輯功能的過(guò)程3.正邏輯是指
2025-05-31 12:19
【總結(jié)】第7章機(jī)械運(yùn)轉(zhuǎn)速度波動(dòng)的調(diào)節(jié)一、調(diào)節(jié)的目的和方法二、飛輪設(shè)計(jì)的近似方法第8章回轉(zhuǎn)件的平衡一、回轉(zhuǎn)件平衡的目的二、回轉(zhuǎn)件的平衡計(jì)算三、回轉(zhuǎn)件的平衡試驗(yàn)機(jī)械的調(diào)速與平衡zpofrp2023-10-23機(jī)械的運(yùn)轉(zhuǎn)過(guò)程穩(wěn)定運(yùn)
2025-02-28 09:15
【總結(jié)】復(fù)習(xí)題一.選擇題:1.下列各式中哪個(gè)是四變量A、B、C、D的最小項(xiàng)?()a.A′+B′+Cb.AB′Cc.ABC′Dd.ACD2.組合邏輯電路的分析是指()。a.已知邏輯要求,求解邏輯表達(dá)式并畫邏輯圖的過(guò)程b.已知邏輯要求,列真值表的過(guò)程c.已知邏輯圖,求解
2025-08-06 01:11
【總結(jié)】網(wǎng)絡(luò)營(yíng)銷第五版朱迪·施特勞斯和雷蒙德·弗羅斯特第一部分:網(wǎng)絡(luò)營(yíng)銷背景第一章:網(wǎng)絡(luò)營(yíng)銷的過(guò)去,現(xiàn)在和未來(lái)?2023PearsonEducation,Inc.PublishingasPrenticeHall1-1參考資料1-2你可以輕視我們的年輕我們會(huì)證明這是
2025-02-22 15:50
【總結(jié)】動(dòng)態(tài)電路的方程及其初始條件7-1一階電路和二階電路的階躍響應(yīng)7-7一階電路的零輸入響應(yīng)7-2一階電路和二階電路的沖激響應(yīng)7-8一階電路的零狀態(tài)響應(yīng)7-3卷積積分*7-9一階電路的全響應(yīng)7-4狀態(tài)方程*7-10二階電路的零輸入響應(yīng)7-5二階電路的零狀態(tài)響應(yīng)和全響應(yīng)7-6動(dòng)態(tài)電路時(shí)域分析中的幾個(gè)問(wèn)題*7-11
2024-12-08 00:05
【總結(jié)】電力電子技術(shù)第五版課后習(xí)題答案第二章電力電子器件2.使晶閘管導(dǎo)通的條件是什么?答:使晶閘管導(dǎo)通的條件是:晶閘管承受正向陽(yáng)極電壓,并在門極施加觸發(fā)電流(脈沖)?;颍簎AK0且uGK0。3.維持晶閘管導(dǎo)通的條件是什么?怎樣才能使晶閘管由導(dǎo)通變?yōu)殛P(guān)斷?答:維持晶閘管導(dǎo)通的條件是使晶閘管的電流大于能保持晶閘管導(dǎo)通的最小電流,即維持電流。要使晶閘管由導(dǎo)通
2025-06-24 00:21
【總結(jié)】第16章二端口網(wǎng)絡(luò)二端口網(wǎng)絡(luò)二端口的方程和參數(shù)二端口的等效電路二端口的轉(zhuǎn)移函數(shù)二端口的連接回轉(zhuǎn)器和負(fù)阻抗轉(zhuǎn)換器首頁(yè)本章重點(diǎn)2.二端口的等效電路?重點(diǎn)1.二端口的參數(shù)和方程3.回轉(zhuǎn)器和復(fù)阻抗轉(zhuǎn)換器的VCR返回二端口網(wǎng)絡(luò)在工程實(shí)際中,研究
2024-12-08 00:59
【總結(jié)】1數(shù)字電路的分析與設(shè)計(jì)電路分析:根據(jù)電路確定電路輸出與輸入之間的邏輯關(guān)系。設(shè)計(jì):從給定的邏輯功能要求出發(fā),選擇適當(dāng)?shù)倪壿嬈骷?,設(shè)計(jì)出符合要求的邏輯電路。設(shè)計(jì)方式:分為傳統(tǒng)的設(shè)計(jì)方式和基于EDA軟件的設(shè)計(jì)方式。分析工具:邏輯代數(shù)(又稱布爾代數(shù))。分析方法:真值表、電路圖、卡諾圖、邏輯表達(dá)式和波形圖。
2025-05-13 17:32
【總結(jié)】第一章數(shù)字邏輯習(xí)題1.1數(shù)字電路與數(shù)字信號(hào)圖形代表的二進(jìn)制數(shù)0101101001.1.4一周期性數(shù)字波形如圖題所示,試計(jì)算:(1)周期;(2)頻率;(3)占空比例MSB LSB0121112(ms)解:因?yàn)閳D題所示為
2025-06-28 14:43
【總結(jié)】第八章可編程邏輯器件?概述?現(xiàn)場(chǎng)可編程邏輯陣列(FPLA)?可編程陣列邏輯(PAL)?通用陣列邏輯(GAL)?可擦除的可編程邏輯器件(EPLD)?現(xiàn)場(chǎng)可編程門陣列(FPGA)?PLD的編程(無(wú)圖)?在系統(tǒng)可編程邏輯器件(ISP-PLD)
2025-01-25 13:39