freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

最新tst網(wǎng)絡(luò)課程設(shè)計(jì)(編輯修改稿)

2025-07-26 03:45 本頁(yè)面
 

【文章內(nèi)容簡(jiǎn)介】 C51是一種帶4K字節(jié)閃爍可編程可擦除只讀存儲(chǔ)器(FPEROM—Falsh Programmable and Erasable Read Only Memory)的低電壓,高性能CMOS8位微處理器,俗稱單片機(jī)。該器件采用ATMEL高密度非易失存儲(chǔ)器制造技術(shù)制造,與工業(yè)標(biāo)準(zhǔn)的MCS51指令集和輸出管腳相兼容。由于將多功能8位CPU和閃爍存儲(chǔ)器組合在單個(gè)芯片中,ATMEL的AT89C51是一種高效微控制器,為很多嵌入式控制系統(tǒng)提供了一種靈活性高且價(jià)廉的方案。管腳說(shuō)明: P0口:P0口為一個(gè)8位漏級(jí)開路雙向I/O口,每腳可吸收8TTL門電流。當(dāng)P1口的管腳第一次寫1時(shí),被定義為高阻輸入。P0能夠用于外部程序數(shù)據(jù)存儲(chǔ)器,它可以被定義為數(shù)據(jù)/地址的第八位。在FIASH編程時(shí),P0 口作為原碼輸入口,當(dāng)FIASH進(jìn)行校驗(yàn)時(shí),P0輸出原碼,此時(shí)P0外部必須被拉高。 P1口:P1口是一個(gè)內(nèi)部提供上拉電阻的8位雙向I/O口,P1口緩沖器能接收輸出4TTL門電流。P1口管腳寫入1后,被內(nèi)部上拉為高,可用作輸入,P1口被外部下拉為低電平時(shí),將輸出電流,這是由于內(nèi)部上拉的緣故。在FLASH編程和校驗(yàn)時(shí),P1口作為第八位地址接收。 P2口:P2口為一個(gè)內(nèi)部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個(gè)TTL門電流,當(dāng)P2口被寫“1”時(shí),其管腳被內(nèi)部上拉電阻拉高,且作為輸入。并因此作為輸入時(shí),P2口的管腳被外部拉低,將輸出電流。這是由于內(nèi)部上拉的緣故。P2口當(dāng)用于外部程序存儲(chǔ)器或16位地址外部數(shù)據(jù)存儲(chǔ)器進(jìn)行存取時(shí),P2口輸出地址的高八位。在給出地址“1”時(shí),它利用內(nèi)部上拉優(yōu)勢(shì),當(dāng)對(duì)外部八位地址數(shù)據(jù)存儲(chǔ)器進(jìn)行讀寫時(shí),P2口輸出其特殊功能寄存器的內(nèi)容。P2口在FLASH編程和校驗(yàn)時(shí)接收高八位地址信號(hào)和控制信號(hào)。 P3口:P3口管腳是8個(gè)帶內(nèi)部上拉電阻的雙向I/O口,可接收輸出4個(gè)TTL門電流。當(dāng)P3口寫入“1”后,它們被內(nèi)部上拉為高電平,并用作輸入。作為輸入,由于外部下拉為低電平,P3口將輸出電流(ILL)這是由于上拉的緣故。 RST:復(fù)位輸入。當(dāng)振蕩器復(fù)位器件時(shí),要保持RST腳兩個(gè)機(jī)器周期的高電平時(shí)間。 ALE/PROG:當(dāng)訪問(wèn)外部存儲(chǔ)器時(shí),地址鎖存允許的輸出電平用于鎖存地址的地位字節(jié)。在FLASH編程期間,此引腳用于輸入編程脈沖。在平時(shí),ALE端以不變的頻率周期輸出正脈沖信號(hào),此頻率為振蕩器頻率的1/6。因此它可用作對(duì)外部輸出的脈沖或用于定時(shí)目的。然而要注意的是:每當(dāng)用作外部數(shù)據(jù)存儲(chǔ)器時(shí),將跳過(guò)一個(gè)ALE脈沖。如想禁止ALE的輸出可在SFR8EH地址上置0。此時(shí), ALE只有在執(zhí)行MOVX,MOVC指令是ALE才起作用。另外,該引腳被略微拉高。如果微處理器在外部執(zhí)行狀態(tài)ALE禁止,置位無(wú)效。 PSEN:外部程序存儲(chǔ)器的選通信號(hào)。在由外部程序存儲(chǔ)器取指期間,每個(gè)機(jī)器周期兩次/PSEN有效。但在訪問(wèn)外部數(shù)據(jù)存儲(chǔ)器時(shí),這兩次有效的/PSEN信號(hào)將不出現(xiàn)。 EA/VPP:當(dāng)/EA保持低電平時(shí),則在此期間外部程序存儲(chǔ)器(0000HFFFFH),不管是否有內(nèi)部程序存儲(chǔ)器。注意加密方式1時(shí),/EA將內(nèi)部鎖定為RESET;當(dāng)/EA端保持高電平時(shí),此間內(nèi)部程序存儲(chǔ)器。在FLASH編程期間,此引腳也用于施加12V編程電源(VPP)。 XTAL1:反向振蕩放大器的輸入及內(nèi)部時(shí)鐘工作電路的輸入。 XTAL2:來(lái)自反向振蕩器的輸出。時(shí)分交換芯片MT8980介紹該器件是8線32信道數(shù)字交換電路。它內(nèi)部包含串并變換器,數(shù)據(jù)存儲(chǔ)器、幀計(jì)數(shù)器、控制接口電路、接續(xù)存儲(chǔ)器、控制寄存器、輸出復(fù)用電路及并串變換器等功能單元。輸入和輸出均連接8條PCM基群(30/32路)數(shù)據(jù)線,在控制信號(hào)作用下,可實(shí)現(xiàn)240/256路數(shù)字話音或數(shù)據(jù)的無(wú)阻塞數(shù)字交換。它是目前集成度較高的新型數(shù)字交換電路,可用于中、小型程控用戶數(shù)字交換機(jī)。1.MT8980管腳說(shuō)明 : 時(shí)鐘輸入,串行碼流由此時(shí)鐘的下降沿定位。 : 幀同步脈沖輸入,/s碼流的同步信號(hào),低電平使內(nèi)部計(jì)數(shù)器在下次負(fù)跳變時(shí)復(fù)位。 : 片選信號(hào)輸入,低電平有效。DS : 微處理器接口時(shí)數(shù)據(jù)輸入選通信號(hào),高電平有效。 VDD : 正電源。 VSS : 負(fù)電源,通常為地。R/ : 微處理器接口時(shí)讀、寫控制信號(hào),若輸入高電平,為讀出;若輸入低電平,則為寫入。 : 數(shù)據(jù)應(yīng)答信號(hào)輸出(開漏輸出),它為微處理器接口時(shí)數(shù)據(jù)證實(shí)信號(hào),若此端下拉至低電平,電路處理完數(shù)據(jù),通常 經(jīng)909Ω(W/4)接+5V。ODE : 輸出驅(qū)動(dòng)允許。若該輸入保持高電平,則STO0~STO7輸出驅(qū)動(dòng)器正常工作;若為低電平,則STO0~STO7呈高阻。但是如果利用軟件控制方式,即使ODE為高電平,也可以置STO0~STO7進(jìn)入高阻態(tài)。CBO : 控制總線輸出。每幀由256比特組成,每碼元為接續(xù)存儲(chǔ)器高位256個(gè)存儲(chǔ)單元第1位的值。第0碼流相應(yīng)的碼元先輸出。 A0~A5 :微處理器接口時(shí)地址信號(hào)輸入。 D0~D7 :微處理器接口時(shí)雙向數(shù)據(jù)輸入/輸出(三態(tài))。 STI0~STI7 : 8路串行輸入的PCM基群(32信道)碼流,/s。 STO0~ST07 : 8路三態(tài)串行輸出的PCM基群碼流,/s。2.MT8980工作原理 MT8980由串并變換器、數(shù)據(jù)存儲(chǔ)器、幀計(jì)數(shù)器、控制寄存器、控制接口單元、接續(xù)存儲(chǔ)器、輸出復(fù)用器與并串變換器等部分構(gòu)成。/s速率(共32個(gè)64kb/s,8比特?cái)?shù)字時(shí)隙)分八路由STI0~STI7輸入,經(jīng)串并變換,根據(jù)碼流號(hào)和信道(時(shí)隙)號(hào)依次存入2568比特?cái)?shù)據(jù)存儲(chǔ)器的相應(yīng)單元內(nèi)??刂萍拇嫫魍ㄟ^(guò)控制接口,接受來(lái)自微處理器的指令,并將此指令寫到接續(xù)存儲(chǔ)器。這樣,數(shù)據(jù)存儲(chǔ)器中各信道的數(shù)據(jù)按照接續(xù)存儲(chǔ)器的內(nèi)容(即接續(xù)命令),以某種順序從中讀出,再經(jīng)復(fù)用、緩存、并串變換,/s串行碼流,從而達(dá)到數(shù)字交換的目的。 如果不再對(duì)控制寄存器發(fā)出命令,則電路內(nèi)部維持現(xiàn)有狀態(tài),剛才交換過(guò)的兩時(shí)隙將一直處于交換過(guò)程,直到接受新命令為止。 接受存儲(chǔ)器的容量為25611位,分為高3位和低8位兩部分,前者決定本輸出時(shí)隙的狀態(tài);后者決定本輸出時(shí)隙所對(duì)應(yīng)的輸入時(shí)隙。另外,由于輸出多路開關(guān)的作用,電路還可以工作于消息模式(message mode),以使接續(xù)存儲(chǔ)器低8位的內(nèi)容作為數(shù)據(jù)直接輸出到相應(yīng)時(shí)隙中去。 電路內(nèi)部的全部動(dòng)作均由微處理器通過(guò)控制接口控制,可以讀取數(shù)據(jù)存儲(chǔ)器、控制寄存器和接續(xù)存儲(chǔ)器的內(nèi)容,并可向控制寄存器和接續(xù)存儲(chǔ)器寫入指令。此外,還可置電路于分離方式,即微處理器的所有讀操作均讀自于數(shù)據(jù)存儲(chǔ)器,所有寫操作均寫至接續(xù)存儲(chǔ)器的低8位
點(diǎn)擊復(fù)制文檔內(nèi)容
職業(yè)教育相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖片鄂ICP備17016276號(hào)-1