【總結】分類號編號畢業(yè)設計題目基于LCD的數(shù)字電子時鐘學院電力學院
2024-12-07 09:47
【總結】7課程設計報告課題名稱:基于單片機的電子鐘設計院(系):自動化系專業(yè):自動化班級:自動化2班學生姓名:包良進
2024-08-27 12:03
【總結】江西科技師范大學畢業(yè)設計(論文)題目:基于單片機的數(shù)字電子時鐘的設計與制作:BasedonSCMinDigitalClockTheDesignandManufacture院(系):
2024-10-14 00:39
【總結】1基于VHDL的數(shù)字電子時鐘的設計目錄基于VHDL的數(shù)字電子時鐘的設計....................................................................................1目錄.............................................
2024-11-17 21:38
【總結】EDA技術實現(xiàn)的數(shù)字電子鐘設計摘要電子設計自動化ElectronicDesignAutomation(以下簡稱EDA)技術已經代替?zhèn)鹘y(tǒng)的集成電路設計方法,逐漸成為電子系統(tǒng)設計者的主要設計手段。MAXplusⅡ是EDA仿真軟件之一。具有功能強大、界面友好和使用方便等特點,是目前教育與工業(yè)界流行的集成電路輔助設計軟件。MAXplusⅡ是一種在
2024-11-03 13:06
【總結】基于FPGA的數(shù)字時鐘的設計課題:基于FPGA的數(shù)字時鐘的設計綜述近年來隨著數(shù)字技術的迅速發(fā)展,各種中、大規(guī)模集成電路在數(shù)字系統(tǒng)、控制系統(tǒng)、信號處理等方面都得到了廣泛的應用。這就迫切要求理工科大學生熟悉和掌握常用中、大規(guī)模集成電路功能及其在實際中的應用方法,除通過實驗教學培養(yǎng)數(shù)字電路的基本實驗方法、分析問題和故障檢查方法以及
2025-06-18 14:12
【總結】北京工商大學畢業(yè)論文(設計)題目基于單片機的電子時鐘設計實現(xiàn)北京工商大學畢業(yè)論文(設計)摘要在電子
2024-12-03 18:51
【總結】湖北理工學院畢業(yè)設計(論文)摘要本次設計以AT89C52芯片為核心,輔以必要的外圍電路,設計了一個簡易的數(shù)字電子時鐘,它由5V直流電源供電。在硬件方面,除了CPU外,使用兩個四位一體的七段LED數(shù)碼管和一個單獨的共陽極數(shù)碼管顯示時、分、秒。四個簡單的獨立按鍵實現(xiàn)對時間的調整以及時鐘/秒表功能的轉換。軟件方面采用C語言編程,使用keil軟件進行編程與調試,使整個電子時鐘能夠完成時
2025-06-23 15:35
【總結】湖北理工學院畢業(yè)設計(論文)I摘要本次設計以AT89C52芯片為核心,輔以必要的外圍電路,設計了一個簡易的數(shù)字電子時鐘,它由5V直流電源供電。在硬件方面,除了CPU外,使用兩個四位一體的七段LED數(shù)碼管和一個單獨的共陽極數(shù)碼管顯示時、分、秒。四個簡單的獨立按鍵實現(xiàn)對時間的調整以及時鐘/秒表功能的轉換。軟件方面
2024-08-27 12:04
【總結】河南工業(yè)職業(yè)技術學院畢業(yè)論文摘要單片機自20世紀70年代問世以來,以其極高的性能價格比,受到人們的重視和關注,應用很廣、發(fā)展很快。單片機體積小、重量輕、抗干擾能力強、環(huán)境要求不高、價格低廉、可靠性高、靈活性好、開發(fā)較為容易。由于具有上述優(yōu)點,在我國,單片機已廣泛地應用在工業(yè)自動化控制、自動檢測、智能儀器儀表、家用電器、電力電子、機電一體化設備等各個方面,而51單片機是各單片機中最為典型和
2025-06-18 21:33
【總結】數(shù)字電路課程設計課題:數(shù)字電子鐘學院機械工程學院班級機電0912成績指導老師目錄引言……………………………………………………………(3)一.設計意義和要求……………………………………………(4)
2025-06-27 18:08
【總結】目錄畢業(yè)設計任務書 I摘要 II一、概述 1 1 2 2二、系統(tǒng)總體分析 2 3 3 4 4 5三、硬件設計 6AT89C51芯片的簡單論述 6? 8 9?? 10 11 11?? 12 12、背光電路設計 13四、軟件程序設計 14 1
2025-06-17 06:31
【總結】fpga設計電子時鐘(12864顯示)設計心得:1,進行分塊設計,類似調用函數(shù),脈沖使能2,充分了解fpga的并行特性(c程序的串行特性,不能并行處理,線性:只有完成了當前任務,才能進行下一個任務)設計問題:1,似乎讀有問題,在char_LR=1時,寫的數(shù)據(jù)為漢字(程序中時間沒有更改,主要為了調試看波形)實際板子驗證時,
2025-05-18 15:17
【總結】西安郵電學院基于FPGA的數(shù)字時鐘院別:電子工程學院班級:成員:技術規(guī)范一、功能定義1、分頻:在電子鐘的設計中,涉及到的頻率有三個:(1):1Hz的秒計時頻率,用來進行秒計時; (2):4Hz的按鍵防抖頻率; (3):1000Hz的循環(huán)掃描頻率; 因此在分頻模塊應
2025-01-16 13:28
【總結】目錄畢業(yè)設計任務書............................................................................................................................3摘要................................................
2024-08-28 13:23