freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于vhdl的數(shù)字密碼器的設(shè)計(jì)(留存版)

2025-08-10 12:12上一頁面

下一頁面
  

【正文】 CNP 是由控制模塊來提供的。本次設(shè)計(jì)將利用 EDA 技術(shù)自頂向下的設(shè)計(jì)方法,采用 VHDL 語言進(jìn)行設(shè)計(jì)輸入,并在 MAX+PLUSⅡ開發(fā)軟件上進(jìn)行編譯、仿真、編程、下載,最后在 ALTERA 公司開發(fā)的FPGA 芯片 EPF10K10LC844 上實(shí)現(xiàn)。高速。現(xiàn)場可編程門陣列(FPGA)是由掩膜可編程門陣列和可編程邏輯器件二者演變而來的,并將它們的特性結(jié)合在一起。 可編程邏輯器件(PLD)簡介PLD(可編程邏輯器件)是與 ISP(在系統(tǒng)可編程)技術(shù)和 EDA(電子設(shè)計(jì)自動(dòng)化)工具緊密結(jié)合、同時(shí)進(jìn)行的。用 VHDL 仿真器對(duì) VHDL 原代碼進(jìn)行功能仿真。VHDL 語言的效率之一,就是如果設(shè)計(jì)是被綜合到一個(gè) CPLD 或 FPGA,則可以設(shè)計(jì)的產(chǎn)品以最快速度上市。VHDL 具有如下的基本特征:設(shè)計(jì)功能強(qiáng)、方法靈活、支持廣泛。各行業(yè)對(duì)自己專用集成電路(ASIC)的設(shè)計(jì)要求日趨迫切,可編程器件的廣泛應(yīng)用,為各行業(yè)的電子系統(tǒng)設(shè)計(jì)工程師自行開發(fā)本行業(yè)專用的 ASIC 提供了技術(shù)和物質(zhì)條件。這樣,框架作為一套使用和配置 EDA 軟件包的規(guī)范,就可以實(shí)現(xiàn)各種EDA 工具間的優(yōu)化組合,并集成在一個(gè)易于管理的統(tǒng)一的環(huán)境之下,實(shí)現(xiàn)資源共享。特別是集成電路設(shè)計(jì)工藝步入了超深亞微米階段,百萬門以上的大規(guī)模 ASIC 設(shè)計(jì)技術(shù)的應(yīng)用,促進(jìn)了EDA 技術(shù)的形成。摘要 ???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????11 EDA 技術(shù)概述 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????4 現(xiàn)代電子設(shè)計(jì)方法— EDA 技術(shù) ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????4 EDA 技術(shù)的發(fā)展歷程 ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????4 EDA 技術(shù)的基本特征 ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????4 EDA 技術(shù)的發(fā)展趨勢 ???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????5 硬件描述語言(VHDL)簡介 ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????5 VHDL 的產(chǎn)生與發(fā)展 ?????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????6 VHDL 的基本特征 ?????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????6 VHDL 的設(shè)計(jì)流程 ?????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????6 可編程邏輯器件 (P LD)簡介 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????7 PLD 的發(fā)展歷程 ???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????7 FPGA/CPLD 簡介 ???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????8 用 FPGA/CPLD 進(jìn)行開發(fā)的優(yōu)點(diǎn) ??????????????????????????????????????????????????????????????????????????????????????????????????????????????82 數(shù)字密碼器的 VHDL 設(shè)計(jì) ?????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????9 數(shù)字密碼器的總體方案設(shè)計(jì) ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????9 數(shù)字密碼器的功能描述 ?????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????9 數(shù)字密碼器的內(nèi)部結(jié)構(gòu)及模塊劃分 ??????????????????????????????????????????????????????????????????????????????????????????????????10 數(shù)字密碼器的工作過程 ???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????11 數(shù)字密碼器的頂層設(shè)計(jì) ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????11 頂層模塊的輸入輸出 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????11 模塊描述 ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????12 VHDL 設(shè)計(jì) ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????12 數(shù)字密碼器的底層設(shè)計(jì) ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????12 分頻模塊 ?????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????12 消抖同步模塊 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????13 使能電路模塊 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????142 密碼預(yù)置輸出模塊 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????15 編碼模塊 ?????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????15 比較模塊 ?????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????16 計(jì)數(shù)器選擇模塊 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????16 數(shù)碼管顯示譯碼模塊 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????17 數(shù)碼管掃描模塊 ????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????17 指示電路模塊 ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????18 誤碼模塊 ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????19 控制器模塊 ??????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????193 數(shù)字密碼器的 VHDL 程序的編譯、綜合、仿真、驗(yàn)證 ??????????????????????????????????????????????????????????????
點(diǎn)擊復(fù)制文檔內(nèi)容
外語相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1