freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于單片機(jī)的智能晾衣架控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)外文文獻(xiàn)原稿和譯文(專業(yè)版)

  

【正文】 圖71 內(nèi)部振蕩電路注意:石英晶體時(shí), 陶瓷濾波器, 圖72 外部時(shí)鐘驅(qū)動(dòng)電路8 空閑模式 在空閑工作模式狀態(tài), CPU保持睡眠狀態(tài)而所有片內(nèi)的外設(shè)仍然保持激活狀態(tài),這種方式由軟件產(chǎn)生。這為在掉電模式下的中斷執(zhí)行中斷服務(wù)程序而設(shè)置。在AT89S51 ,如果EA連接到電源+(VCC) ,程序首先執(zhí)行地址從0000H到FFFH內(nèi)部存儲(chǔ)器,在執(zhí)行地址從1000H到FFFFH的外部程序存儲(chǔ)器。P3端口是一組帶有內(nèi)部上拉電阻的8位雙向I/O端口。作為一個(gè)輸出端口,每個(gè)引腳可驅(qū)動(dòng)8個(gè)TTL輸入。在空閑模式下停止CPU的工作,但允許RAM 、定時(shí)器/計(jì)數(shù)器、串行接口和中斷系統(tǒng)繼續(xù)運(yùn)行。在訪問(wèn)外部程序存儲(chǔ)器或16位地址的外部數(shù)據(jù)存儲(chǔ)器(例如執(zhí)行 MOVX DPTR指令 )時(shí),P2端口送出高8位地址數(shù)據(jù)。 電源空閑標(biāo)志:電源空閑標(biāo)志(POF)在特殊功能寄存器SFR中PCON的第四位(),電源打開(kāi)時(shí)POF置“1”,它可由軟件設(shè)置睡眠轉(zhuǎn)臺(tái)并不為復(fù)位所影響。有兩種方法可以推出掉電模式:硬件復(fù)位或通過(guò)激活外部中斷,當(dāng)硬件復(fù)位退出掉電模式時(shí),處理看門狗定時(shí)器可像通常的上電復(fù)位一樣。外接石英晶體或陶瓷諧振器都可以使用于反饋元件。為了避免在復(fù)位結(jié)束時(shí)可能對(duì)端口產(chǎn)生意外寫入,激活空閑模式的那條指令的后一條指令不應(yīng)該是一條對(duì)端口或外部存儲(chǔ)器的寫入指令。為防止AT89S51從空閑模式中復(fù)位,用戶應(yīng)該周期性地設(shè)置定時(shí)器,重新進(jìn)入空閑模式。5 看門狗定時(shí)器 (WDT)看門狗定時(shí)器(WDT)是為了解決CPU程序運(yùn)行時(shí)可能進(jìn)入混亂或死循環(huán)而設(shè)置,它由一個(gè)14bit計(jì)數(shù)器和看門狗定時(shí)器復(fù)位SFR(WDTRST)構(gòu)成。當(dāng)作輸入端時(shí),被外部拉低的P2端口將用上拉電阻輸出電流(IIL).P3端口還接收一些用于Flash閃存編程和程序校驗(yàn)的控制信號(hào)。在訪問(wèn)期間激活內(nèi)部上拉電阻。通過(guò)結(jié)合通用8位中央處理器的系統(tǒng)內(nèi)可編程閃存的單芯片, AT89S51是一個(gè)功能強(qiáng)大的微控制器提供了高度靈活的和具有成本效益的解決辦法,可在許多嵌入式控制中應(yīng)用。P2端口的輸出緩沖級(jí)可驅(qū)動(dòng)(吸收或輸出電流)4個(gè)TTL輸入。表32 AUXR輔助寄存器AUXR 地址=8EH 復(fù)位狀態(tài)=XXX00XX0B 不可尋址位––– WDIDLE DISRTO–– DISABLEBit 7 6 5 4 3 2 1 0– 為將來(lái)擴(kuò)展用途保留位DISALE ALE禁止/使能 DISALE 操作模式 0 ALE 輸出1/6振蕩時(shí)鐘頻率脈沖 1 ALE 僅在執(zhí)行MOVX或MOVC指令期間輸出脈沖DISRTO 禁止/使能復(fù)位輸出 DISRTO 0 復(fù)位引腳在WDT溢出時(shí)變高 1 復(fù)位引腳僅為輸入WDIDLE 進(jìn)制/使能IDLE模式的WDTWDIDLE0 IDLE模式WDT繼續(xù)計(jì)數(shù)1 IDLE模式WDT停止計(jì)數(shù) 雙數(shù)據(jù)指針寄存器:為了便于訪問(wèn)內(nèi)部和外部數(shù)據(jù)存儲(chǔ)器,提供兩個(gè)16位數(shù)據(jù)指針寄存器: DP0位于SFR(特殊功能寄存器)區(qū)塊中的地址82H 83H和DP1位于84H 85H 。為使WDT工作最優(yōu)化,必須在合適的程序代碼時(shí)間段周期地復(fù)位WDT防止WDT溢出。定時(shí)器0和定時(shí)器1的中斷標(biāo)志TF0和TF1,它是定時(shí)器溢出時(shí)的S5P2時(shí)序周期被置位,該標(biāo)志保留至下個(gè)時(shí)序周期。復(fù)位后將重新定義全部特殊功能寄存器,但不改變?cè)瓉?lái)RAM中的內(nèi)容,在VCC恢復(fù)到正常工作電平前,復(fù)位應(yīng)無(wú)效,且必須保持一定時(shí)間以使振蕩器重啟動(dòng)并穩(wěn)定工作。這些中斷都如圖61 。14位WDT計(jì)數(shù)器達(dá)到16383(3FFFH),WDT將溢出并使用器件復(fù)位。表31 AT89S51特殊功能寄存器分布圖及復(fù)位值0F8H 0FFH 0F0H B 00000000 0F7H 0E8H 0EFH 0E0H ACC 00000000 0E7H 0D8H 0DFH 0D0H PSW 00000000 0D7H 0C8H 0CFH 0C0H 0C7H 0B8H IP XX000000 0BFH 0B0H P3 11111111 0B7H 0A8H IE 0X000000 0AFH 0A0H P2 11111111 AUXR1 XXXXXXX0 WDTRST XXXXXXXX 0A7H 98H SCON 00000000 SBUF XXXXXXXX 9FH 90H P1 11111111 97H 88H TCON 00000000 TMOD 00000000 TL0 00000000 TL1 00000000 TH0 00000000 TH1 00000000 AUXR XXX00XX 8FH 80H P0 11111111 SP 00000111 DP0L 00000000 DP0H 00000000 DP1L 00000000 DP1H 00000000 PCON 0XXX0000 87H 值得注意的是,這些地址并沒(méi)有全部占用,沒(méi)有占用的地址也不可使用,讀這些地址將得到一個(gè)隨意的數(shù)值。P1端口的輸出緩沖級(jí)可以驅(qū)動(dòng)四個(gè)TTL輸入。燕京理工學(xué)院畢業(yè)設(shè)計(jì)(論文)——外文文獻(xiàn)原稿和譯文外文文獻(xiàn)原稿和譯文原  稿The Description of AT89S511 General DescriptionThe AT89S51 is a lowpower, highperformance CMOS 8bit microcontroller with 4K bytes of InSystem Programmable Flash memory. The device is manufactured using Atmel’s highdensity nonvolatile memory technology and is patible with the industrystandard 80C51 instruction set and pinout. The onchip Flash allows the program memory to be reprogrammed insystem or by a conventional nonvolatile memory programmer. By bining a versatile 8bit CPU with InSystem Programmable Flash on a monolithic chip, the Atmel AT89S51 is a powerful microcontroller which provides a highlyflexible and costeffective solution to many embedded control applications.The AT89S51 provides the following standard features: 4K bytes of Flash, 128 bytes of RAM, 32 I/O lines, Watchdog timer, two data pointers, two 16bit timer/counters, a fivevector twolevel interrupt architecture, a full duplex serial port, onchip oscillator, and clock circuitry. In addition, the AT89S51 is designed with static logic for operation down to zero frequency and supports two software selectable power saving modes. The Idle Mode stops the CPU while allowing the RAM, timer/counters, serial port, and interrupt system to continue functioning. The Powerdown mode saves the RAM contents but
點(diǎn)擊復(fù)制文檔內(nèi)容
高考資料相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1