freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

計(jì)算機(jī)組成原理課程設(shè)計(jì)報(bào)告_基于vhdl的數(shù)字電子鐘的設(shè)計(jì)與實(shí)現(xiàn)(更新版)

  

【正文】 第 1 頁(yè) 共 27 頁(yè) 1 原文已完。本系統(tǒng)基本的實(shí)現(xiàn)了時(shí)鐘計(jì)時(shí)、顯示、鬧鐘及溫度和電壓測(cè)量及過(guò)欠壓頻率的測(cè)量。沒有功能鍵。 在遇到上升沿時(shí)計(jì)數(shù)器進(jìn)位加一,當(dāng)計(jì)數(shù)器不為零時(shí)不發(fā)信號(hào),只有當(dāng)計(jì)數(shù)器為零 時(shí)才 發(fā)一個(gè)信號(hào) 。25H 單元是標(biāo)志位,( 25H) =01H 調(diào)節(jié)秒單元的值 LB2: MOV 25H,02H 。不是增 1鍵,轉(zhuǎn) L12 JB ,L6 。 MOV R6,A 。送顯示 MOV R2,80H ?;謴?fù)現(xiàn)場(chǎng) RETI 。一分鐘時(shí)間到 MOV A,22H ADD A,01H DA A MOV 22H,A CJNE A,60H,RETI1 MOV 22H,00H 。當(dāng)秒脈沖輸入時(shí),電路狀態(tài)按二進(jìn)制自然序列依次遞增 1, QA、 QB、 QC、 QD 輸出為 0000、 000 00 001 0100、010 01 011 1000、 1001,當(dāng)輸出為 1010 也就是 10 時(shí), QA、 QC 輸出都 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 17 頁(yè) 共 27 頁(yè) 為 1,經(jīng)過(guò)一個(gè)與非門后一路經(jīng)反相后送入或非門的一個(gè)輸入端,輸出送往計(jì)數(shù)器的清零端 RD 使秒計(jì)數(shù)器清零,另 一路經(jīng)反相后作為進(jìn)位脈沖送入秒十位計(jì)數(shù)器的脈沖輸入端。 該 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 16 頁(yè) 共 27 頁(yè) 計(jì)數(shù)器能同步并行預(yù)置數(shù)據(jù),具有清零置數(shù),計(jì)數(shù)和保持功能,具有進(jìn)位輸出端,可以串接計(jì)數(shù)器使用。調(diào)用按鍵處理子程序 SJMP NEXT 。 原理圖如下 : 圖 秒脈沖原理圖 其程序代碼如下 : ORG 0000H AJMP MAIN ORG 000BH AJMP TIME ORG 0300H MAIN: mov 20h,00h MOV 21H,00H MOV 22H,00H MOV 23H,00H MOV IP,02H 。時(shí)、分、秒的顯示則是用了軟件譯碼 (查表 )的方式,再用了一段固定的程序段進(jìn)行進(jìn)制轉(zhuǎn)化。計(jì)時(shí)出現(xiàn)誤差時(shí),可以用校時(shí)電路校時(shí)、校分。 ( 2) 功能仿真:將文件調(diào)入 HDL 仿真軟件進(jìn)行功能仿真,檢查邏輯功能是否正確(也叫前仿真,對(duì)簡(jiǎn)單的設(shè)計(jì)可以跳過(guò)這一步,只在布線完成以后,進(jìn)行時(shí)序仿真) 。 ( 2) 具有豐富的模擬仿真語(yǔ)句和庫(kù)函數(shù),隨時(shí)可對(duì)設(shè)計(jì)進(jìn)行仿真模擬,因而能將設(shè)計(jì)中邏輯上的錯(cuò)誤消滅在組裝之前,在大系統(tǒng)的設(shè)計(jì)早期就能查驗(yàn)設(shè)計(jì)系統(tǒng)功能的可行性。應(yīng)用 VHDL 進(jìn)行工程設(shè)計(jì)的優(yōu)點(diǎn)是多方面的 : ( 1) 與其他的硬件描述語(yǔ)言相比, VHDL 具有更強(qiáng)的行為描述能力,從而決定了他成為系統(tǒng)設(shè)計(jì)領(lǐng)域最佳的硬件描述語(yǔ)言。 1993 年, IEEE 對(duì) VHDL 進(jìn)行了修訂,從更高的抽象層次和系統(tǒng)描述能力上擴(kuò)展 VHDL 的內(nèi)容,公布了新版本的 VHDL,即 IEEE 標(biāo)準(zhǔn)的10761993 版本,(簡(jiǎn)稱 93 版)。 在教學(xué)方面,幾乎所有理工科(特別是電子信息)類的高校都開設(shè)了 EDA課程。 2 EDA 和 VHDL 簡(jiǎn)介 EDA的介紹 EDA 技術(shù)是在電子 CAD 技術(shù)基礎(chǔ)上發(fā)展起來(lái)的計(jì)算機(jī)軟件系統(tǒng),是指以計(jì)算機(jī)為工作平臺(tái),融合了應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、信息處理及智能化技術(shù)的最新成果,進(jìn)行電子產(chǎn)品的自動(dòng)設(shè)計(jì)。諸如定時(shí)自動(dòng)報(bào)警、按時(shí)自動(dòng)打鈴、時(shí)間程序自動(dòng)控制、定時(shí)廣播、定時(shí)啟閉電路、定時(shí)開關(guān)烘箱、通斷動(dòng)力設(shè)備,甚至各種定時(shí)電氣的自動(dòng)啟用等,所有這些,都是以鐘表數(shù)字化為基礎(chǔ)的。 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 2 頁(yè) 共 27 頁(yè) 課程設(shè)計(jì)成績(jī)?cè)u(píng)定 學(xué) 院 計(jì)算機(jī)通信工程 專 業(yè) 網(wǎng)絡(luò)工程 班 級(jí) 網(wǎng)絡(luò) 0802 班 學(xué) 號(hào) 202058080220 學(xué)生姓名 鄒 其 昌 指導(dǎo)教師 蔡 爍 課程成績(jī) 完成日期 2020 年 12 月 28 日 指導(dǎo)教師對(duì)學(xué)生在課程設(shè)計(jì)中的評(píng)價(jià) 評(píng)分項(xiàng)目 優(yōu) 良 中 及格 不及格 課程設(shè)計(jì)中的創(chuàng)造性成果 學(xué)生掌握課程內(nèi)容的程度 課程設(shè)計(jì)完成情況 課程設(shè)計(jì)動(dòng)手 能力 文字表達(dá) 學(xué)習(xí)態(tài)度 規(guī)范要求 課程設(shè)計(jì)論文的質(zhì)量 指導(dǎo)教師對(duì)課程設(shè)計(jì)的評(píng)定意見 綜合成績(jī) 指導(dǎo)教師簽字 年 月 日 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 3 頁(yè) 共 27 頁(yè) 基于 VHDL 的數(shù)字電子鐘的設(shè)計(jì)與實(shí)現(xiàn) 學(xué)生: XXX 指導(dǎo)老師: XXX 摘要: 本課程設(shè)計(jì)完成了數(shù)字電子鐘的設(shè)計(jì),數(shù)字電子鐘是一種用數(shù)字顯示秒、分、時(shí)的計(jì)時(shí)裝置,由于數(shù)字集成電路技術(shù)的發(fā)展和采用了先進(jìn)的石英技術(shù),它使數(shù)字鐘具有走時(shí)準(zhǔn)確、性能穩(wěn)定、攜帶方便等優(yōu)點(diǎn)。 ( 3)學(xué)習(xí)電路仿真技術(shù),利用電路仿真優(yōu)化已有電路 。 ( 2)通過(guò)課題設(shè)計(jì),掌握計(jì)算機(jī)組成原理的分析 方法和設(shè)計(jì)方法。 關(guān)鍵詞 : 電子鐘;門電路及單次按鍵;琴鍵開關(guān) Abstract: This course is designed for digital electric clock electric clock is a kind of timing device that using digital display second,points and tigital integrated circuit technology development and the use of advanced quartz technology,it makes a digital clock has keep good time,stable performance,easy to carry,etc. A digital clock has bee necessary in People39。 數(shù)字鐘從原理上講是一種典型的數(shù)字電路,其中包括了組合邏輯電路和時(shí)序電路。包括在機(jī)械、電子、通信、航空航天、化工、礦產(chǎn)、生物、醫(yī)學(xué)、軍事等各個(gè)領(lǐng)域,都有 EDA 的應(yīng)用。 VHDL 的介紹 VHDL 語(yǔ)言 超高速集成電路硬件描述語(yǔ)( VHSIC Hardware Deseription Language,簡(jiǎn)稱 VHDL),是 IEEE 的一項(xiàng)標(biāo)準(zhǔn)設(shè)計(jì)語(yǔ)言。 VHDL 的用途與優(yōu)點(diǎn) VHDL 主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu),行為,功能和接口。 ( 3) VHDL 語(yǔ)句的行為描述能力和程序結(jié)構(gòu)決定了他具有支持大規(guī)模設(shè)計(jì)的分解和已有設(shè)計(jì)的再利用功能。 ( 5) 支持大規(guī)模設(shè)計(jì)的分解和已有設(shè)計(jì)的再利用。 ( 4) 布局布線:將 .edf 文件調(diào)入 PLD 廠家提供的軟件中進(jìn)行布線,即把設(shè)計(jì)好的邏輯安放到 PLD/FPGA 內(nèi) 。計(jì)數(shù)器的輸出端 QA、 QB、 QC、QD( 14 腳 13 腳 12 腳 11 腳)接譯碼電路 CD4511 的輸入端 D、 C、 B、 A。對(duì)當(dāng)前時(shí)間或定時(shí)時(shí)間修改后又返回到最初的顯示程序段,如此循環(huán)下去。啟動(dòng)定時(shí) ? MOV SP,40H 。其程序流程圖如下 : 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 15 頁(yè) 共 27 頁(yè) 圖 可調(diào)時(shí)鐘模塊 流程 ○ 1 74LS161 構(gòu)成秒、分的六十進(jìn)制計(jì)數(shù)器 : 數(shù)字鐘的 “ 秒 ” 、 “ 分 ” 信號(hào)產(chǎn)生電路都是由六十進(jìn)制計(jì)數(shù)器構(gòu)成, “ 時(shí) ”信號(hào)產(chǎn)生電路為二十四進(jìn)制計(jì)數(shù)器。 c:保持功能: 當(dāng) = =1 且 CTP定時(shí)中斷處理程序: TIME: PUSH ACC 。二十四進(jìn)制計(jì)數(shù)器的構(gòu)成如圖所示: 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 19 頁(yè) 共 27 頁(yè) 圖 鬧鈴功能 (一分鐘整點(diǎn)報(bào)時(shí)) 其電路圖如下: 圖 鬧鈴功能 電 日歷系統(tǒng)(星期顯示) 74LS48 的內(nèi)部邏輯入圖所示 : 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 20 頁(yè) 共 27 頁(yè) 圖 為顯示星期,本實(shí)驗(yàn)只用到前面的七中狀態(tài),只要滿足 ,則可以正顯示從星期一到星期日。處理小數(shù)點(diǎn) MOV A,21H 。不帶小數(shù)點(diǎn) DB 7ah,20h,60h,00,00,00,00,00,00 DB 8H,5eH,82H,42H,54H,41H,1H,5aH 。等待鍵釋放 ANKEY: CLR EA 。 L2: MOV 25H,00H 。分加一 L9: MOV A,21H 。在本次程序設(shè)計(jì)中將中斷服務(wù)程序所花費(fèi)的時(shí) 間直接從定時(shí)間隔 (50ms) 中扣除,也就是說(shuō)將定時(shí)間隔設(shè)置得比 50ms 小一些,必須不斷地通過(guò)軟件調(diào)試該時(shí)間間隔,這樣才能使得電子鐘的走時(shí)誤差達(dá)到最小。仿真效果如 上 圖 .。在這次 課程 設(shè)計(jì)中,非常感謝課程設(shè)計(jì)老師 蔡老師 的指導(dǎo),在 蔡 老師的身上學(xué)到的不僅僅是知識(shí)的層面,更重要的是他追求知識(shí)的熱情,還重要的是他對(duì)學(xué)生的尊重和關(guān)愛,卻又不失老師本身工作 的嚴(yán)謹(jǐn)?shù)膽B(tài)度,他的工作作風(fēng)以及對(duì)生活的態(tài)度讓我受益匪淺。 一、 工程概況: 西夏建 材城生活區(qū) 2 30住宅樓位于銀川市新市區(qū) ,橡膠廠對(duì)面。設(shè)計(jì)室外地坪至檐口高度 00m,呈長(zhǎng)方形布置,東西向,三個(gè)單元。 本工程設(shè)計(jì)為磚混結(jié)構(gòu),共六層。計(jì)劃 2020 年 9 月 15 日前 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 3 頁(yè) 共 27 頁(yè) 3 完成基礎(chǔ)工程, 2020 年 12 月 30 日完成主體結(jié)構(gòu)工程, 2020 年 6月 20 日完成裝修工種,安裝工程穿插進(jìn)行,于 2020 年 7 月 1 日前完成。 機(jī)械準(zhǔn)備 ⑴ 設(shè) 2 臺(tái)攪拌機(jī), 2 臺(tái)水泵。樓層用水采用鋼管焊接給水管,每層留一出水口 ;給水管不置蓄水池內(nèi),由潛水泵進(jìn)行送水。根據(jù)主軸線設(shè)置兩條次軸線即 27樓:( H)軸 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 6 頁(yè) 共 27 頁(yè) 6 線和( 27)軸線; 30樓:( H)軸線和( 27)軸線。 ⑷ 結(jié)構(gòu)施工測(cè)量 A、首層放線驗(yàn)收后,主控軸一引至外墻立面上,作為以上務(wù)層主軸線豎身高以測(cè)的基準(zhǔn)。機(jī)械挖土 ,先發(fā)出信號(hào),挖土的時(shí)候,挖掘機(jī)操作范圍內(nèi),不許進(jìn)行其他工作,裝土的時(shí)候,任何人都不能停留在裝土車上。 E、隔墻與墻不同時(shí)砌筑又不留成斜槎時(shí)可于墻中引出陽(yáng)槎或在墻的灰縫中預(yù)埋拉結(jié)筋,每道不少于 2 根。保護(hù)層采用 50mm 50mm 的水泥砂漿塊。 ⑷ 本工程均采用插入式振搗器,一次澆筑厚度不宜超過(guò)振搗器作用部分長(zhǎng)度的 倍,搗實(shí)砼的移動(dòng)間距不宜大于振搗器作用半徑的 倍。 ⑶ 為加強(qiáng)架子的穩(wěn)定性,每七根立桿間設(shè)十字蓋,斜桿與地面夾角 60o。 罩面應(yīng)均勻一致,并應(yīng)在終凝前刮平壓光,上三遍灰抹子。 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 12 頁(yè) 共 27 頁(yè) 12 本工程屋面材料防水,專業(yè)性強(qiáng),為保證質(zhì)量,我們請(qǐng)專業(yè)人員作防水層。 ⑹ 做好各種絕緣接地電阻的測(cè)試和系統(tǒng)調(diào)整記錄,檢查配線的 組序一定要符合設(shè)計(jì)要求。如果灰縫過(guò)厚,由于砂漿抗壓強(qiáng)度低于壓的抗壓可度。堅(jiān)持“一塊磚、一鏟灰、一揉擠“的“三一“砌磚法“。 D、不可以干磚砌筑。 預(yù)防樓梯砼踏步掉角: 樓梯踏步澆筑砼后,往往因達(dá)不到砼強(qiáng)度要求,就因施工需要提前使用,既便 有了足夠強(qiáng)度,使用不慎,都會(huì)掉楞掉角。二是將結(jié)構(gòu)標(biāo)高誤為建筑標(biāo)高。罩面抹灰時(shí),便踏步的外陽(yáng)角恰恰落在這一條斜線上。 ⑶ 用“一磚、一鏟灰、一擠塞“三一砌磚法堵塞,絕不準(zhǔn)用碎塊碴堵塞。 衛(wèi)生間地面漏水的預(yù)防: ⑴ 現(xiàn)澆砼樓板:沿房間四周墻上翻 150mm。 管道根部的滲漏預(yù)防: ⑴ 、澆筑鋼筋砼樓板,用時(shí)準(zhǔn)確地將位置、尺寸預(yù)留樓板 鄒其昌 基于 VHDL 的數(shù)字電子鐘的實(shí)現(xiàn)與設(shè)計(jì) 第 18 頁(yè) 共 27 頁(yè) 18 管道孔。 ⑸ 、如為預(yù)留孔洞,等管道安裝就位并 校正固定后,對(duì)預(yù)留洞要用與樓板同標(biāo)號(hào)的砂漿(或 1: 2- 1: 的水泥砂漿等)填實(shí)、搗固,使其與砼結(jié)合密實(shí),決不許以碎磚、碎石、雜物隨意堵塞。 240 預(yù)制塊用于240 墻中。 ② 、或?qū)⑦B接用鐵板條與塑鋼之間用塑料膜隔開。焊接時(shí),焊縫高度要符合規(guī)范要求。 ② 、壓力表必須精確,使用前要
點(diǎn)擊復(fù)制文檔內(nèi)容
畢業(yè)設(shè)計(jì)相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1