【正文】
…………………………………… 第 8 章 結束語 參考文獻 :…………………………………………………………… 前 言 更多論文 現(xiàn)代電子設計技術的核心已趨向基于計算機的電子設計自動化技術,即 EDA( Electronic Design Automation)技術。隨著 EDA 技術的快速發(fā)展, CPLD/FPGA 已廣泛應用于電子設計與控制的各個方面。 圖 2 電梯控制器的內部組成結構圖 第 3 章 主要 VHDL 源程序 每層電梯的入口處設有上下請求開關, 電梯內設有乘客到達層次的停站請求開關。 use 。 show 2 when 0011 = ledout=1001111。 show 10 when 1011 = ledout=1111100。,single quote end case。 2hz 信 號 upin: in STD_LOGIC。 運 行或等待 時間 st_outdis: out STD_LOGIC_VECTOR (6 downto 0)。 signal wai_t:STD_LOGIC_VECTOR (2 downto 0)。039。039。 ust_out:led1 port map(st_out,st_outdis)。 p1:process(clkin) begin if (clkin39。 end process p1。)) or (upin=39。 when 4 = ur(4)=39。 elsif (hand=39。 when 4 = ur(4)=39。 更多論文 end if。139。139。039。039。 p3:process(ur,dr,liftor,ladd,wai_t,run_stop) begin if (run_stop=39。 else ladd=11。) and ((ur(6 downto 3) or dr(6 downto 3))0000)) or((ur(1) or dr(1))=39。039。) then ladd(1)=39。039。 else ladd=10。 when others=null。event and divide=39。 else wai_t=010。 end process p4。 h7B6D 1639。) THEN IF (((TNUM)AND (ST_CH=39。 WHEN 3 = UR(3)=39。 更多論文 WHEN 7 = UR(7)=39。) THEN LADD(1)=39。 等待狀態(tài) ELSIF ((( LADD(0)=39。039。 第 6 章 系統(tǒng)擴展思路 (1) 設計系統(tǒng)工作的外圍電路:系統(tǒng)用方波信號源、直流工作電源、彩燈控制的驅動電路。 附錄 參考文獻 1.潘松,黃繼業(yè), 技術使用教程 北京:科學出版社 2.黃任 入門。經典實例,經驗總結 北京:北京航空大學出版社 3.徐志軍,徐光輝。硬件熟悉其次,我在編完各個模塊程序后,編譯查錯后有 30 幾個錯誤,有輸入錯誤,語 法錯誤,一遍一遍的查錯,直到沒有錯誤。039。)AND ((UR(16 DOWNTO 3) OR DR(16 DOWNTO 3))00000000000000)) OR((UR(1)OR DR(1))=39。 等待狀態(tài) ELSE LADD=11。 有關的具體語句如下 (詳細請見前述的 VHDL 程序 ): P3:PROCESS(UR,DR,LIFTOR,LADD,WAI_T,RUN_STOP) BEGIN IF (RUN_STOP=39。 WHEN 4 = UR(4)=39。))OR (UPIN=39。 h279F 1639。 更多論文 圖 3 DTKZQ 的 RTL 模塊圖 第 4 章 系統(tǒng)仿真 /硬件驗證 系統(tǒng)的有關仿真 電梯控制器 DTKZQ 的仿真結果如 下 圖所示。 if (wai_t=001) then if (ladd=11) then liftor=liftor+1。) then if (wai_t=000 or closex=39。 end if。 when 5 =if ((ur(6) or dr(6))39。039。 elsif(((ladd(0)=39。139。)) then 更多論文 ladd=11。 when 1 =if ((ur(2) or dr(2))39。) then if (wai_t=110) then if ((ur or dr)=000000) then ladd(1)=39。 end case。039。 end case。139。139。 when 5 = ur(5)=39。) then case num is when 1 = ur(1)=39。 when 5 = ur(5)=39。)) then case t is when 1 = ur(1)=39。 begin num:=liftor+1。139。 p0:process(clk) begin 更多論文 if (clk39。wai_t。conv_st