freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

高性能視頻開發(fā)驗(yàn)證平臺系統(tǒng)的設(shè)計(jì)碩士論文(完整版)

2025-10-17 19:49上一頁面

下一頁面
  

【正文】 ................................................................. 67 軟件驗(yàn)證結(jié)構(gòu) ................................................................................ 67 DDR接口仿真驗(yàn)證 ...................................................................... 68 實(shí)現(xiàn)后驗(yàn)證 .................................................................................... 69 AGU 模塊平臺綜合結(jié)果 ........................................................................... 71 綜合比較 .......................................................................................................... 71 本章小節(jié) ........................................................................................................... 72 第 5 章 總結(jié)與展望 ........................................................................................................ 74 參考文獻(xiàn) ........................................................................................................................ 76 作者在攻讀碩士學(xué)位期間發(fā)表的論文 .............................................................................. 79 作者在攻讀碩士學(xué)位期間參加的科研工作 ....................................................................... 79 致 謝 ........................................................................................................................... 80 浙江大學(xué)碩士學(xué)位論文 6 圖表目錄 表 21 MPEG4 編解碼芯片開發(fā)系統(tǒng)性能指標(biāo) ......................................................... 15 表 22 XC2V3000FG6764參數(shù) .............................................................................. 18 表 23 XC2V500FG256參數(shù) ................................................................................... 23 表 31高性能視頻開發(fā)驗(yàn)證平臺設(shè)計(jì)目標(biāo) ............................................................... 26 表 32 Xilinx Virtex4 LX 系列 FPGA指標(biāo) ............................................................... 31 表 33 19201080(4:2:2)30fps 圖像數(shù)據(jù)傳輸率計(jì)算 .................................................. 32 表 34平臺電源電壓指標(biāo) ........................................................................................ 34 表 35平臺供電電壓上升時間 ................................................................................. 35 表 36平臺功耗估計(jì) ............................................................................................... 35 表 37平臺母板層疊結(jié)構(gòu)定義及各層厚度 ............................................................... 43 表 38平臺母板各層特性阻抗與線寬 ...................................................................... 43 表 39 平臺應(yīng)用軟件列表 ....................................................................................... 46 表 310視頻輸出接口應(yīng)用模塊輸出參數(shù) ................................................................. 49 表 311 SDRAM 接口應(yīng)用模塊總線接口 .................................................................. 50 表 312 SDRAM 接口應(yīng)用模塊命令碼表 .................................................................. 50 表 313 DDR控制信號和命令 ................................................................................. 53 表 314 DDR模式寄存器配置 ................................................................................. 54 表 315 FPGA接口連線 .......................................................................................... 56 表 41 AVS D1視頻解碼器性能指標(biāo) ........................................................................ 59 表 42 AVS D1解碼器使用平臺資源 ........................................................................ 61 表 43 AGU 控制器接口 .......................................................................................... 65 表 44 AGU 運(yùn)算中相鄰塊與后向參考幀保存信息 .................................................... 66 表 45 AGU VLD 接口 ............................................................................................. 66 表 46 AGU RR接口 ............................................................................................... 66 表 47 AGU 模塊平臺綜合結(jié)果 ................................................................................ 71 表 48 MPEG4 開發(fā)系統(tǒng)、高性能平臺與 ........................... 71 圖 11視頻編解碼器 ASIC的設(shè)計(jì)流程 .................................................................... 10 圖 12混合結(jié)構(gòu) MPEG4編碼器結(jié)構(gòu) ....................................................................... 13 圖 21 MPEG4 編解碼芯片開發(fā)系統(tǒng)整體結(jié)構(gòu) ......................................................... 16 圖 22 MPEG4 編解碼芯片開發(fā)系統(tǒng)子母板結(jié)構(gòu) ..................................................... 16 圖 23 MPEG4 編解碼芯片開發(fā)系統(tǒng)母板結(jié)構(gòu) ......................................................... 17 圖 24 MPEG4 編解碼芯片開發(fā)系統(tǒng)子板結(jié)構(gòu) ......................................................... 17 圖 25 MPEG4 視頻解碼器系統(tǒng)結(jié)構(gòu) ....................................................................... 19 圖 26 MPEG4 專用結(jié)構(gòu)視頻解碼芯片封裝 ............................................................ 22 圖 27 MPEG4 專用解碼芯片驗(yàn)證系統(tǒng)結(jié)構(gòu) ............................................................ 23 圖 28 MPEG4 ASIC驗(yàn)證模塊 ................................................................................ 24 圖 31高性能視頻開發(fā)驗(yàn)證平臺整體結(jié)構(gòu) ............................................................... 27 圖 32高性能視頻開發(fā)驗(yàn)證平臺母板整體結(jié)構(gòu) ........................................................ 29 圖 33高性能視頻開發(fā)驗(yàn)證平臺母板 PCB 布局 ....................................................... 30 圖 34 Xilinx Virtex4 FPGA系列 ............................................................................. 31 浙江大學(xué)碩士學(xué)位論文 7 圖 35 DDR400 SDRAM 內(nèi)部結(jié)構(gòu) ........................................................................... 33 圖 36平臺 DDR連接 ............................................................................................. 33 圖 37平臺電源設(shè)計(jì)方案 ........................................................................................ 36 圖 38平 臺電源順序解決方案 ................................................................................. 36 圖 39 DDR400 供電電源產(chǎn)生電路 .......................................................................... 37 圖 310 Xilinx FPGA專用 USB下載線纜 ................................................................. 38 圖 311 JTAG/Serial 接口
點(diǎn)擊復(fù)制文檔內(nèi)容
高考資料相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1