freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于vhdl的2fsk調(diào)制與解調(diào)_畢業(yè)論文-免費(fèi)閱讀

  

【正文】 有的信號(hào)源圖符有多個(gè)輸出端,例如正弦信號(hào)源有兩個(gè)正交的輸出。 根軌跡 波特圖 重繪系統(tǒng) 終止運(yùn)行 系統(tǒng)運(yùn)行 系統(tǒng)定時(shí) 分析窗口 圖 42 快捷功能按鈕 信源庫(kù) 亞器件庫(kù) 加法器 輸入 /輸出 操作庫(kù) 函數(shù)庫(kù) 乘法器 信宿庫(kù) 圖 53 圖符選擇按鈕 基于 VHDL 的 2FSK 調(diào)制與解調(diào) System View時(shí)間設(shè)置 System View 系統(tǒng)是一個(gè)離散時(shí)間系統(tǒng)。結(jié)束以后就可以進(jìn)入 System View 系統(tǒng)窗口。該系統(tǒng)支持外部數(shù)據(jù)的輸入和輸出,支持用戶自己編寫代碼 (C/C++ ),兼容 Matlab 軟件。抽樣判決器的時(shí)鐘信號(hào)就是基于 VHDL 的 2FSK 調(diào)制與解調(diào) 2FSK 基帶信號(hào)的位同步信號(hào),該信號(hào)應(yīng)從“ FSKBS”輸入,可以從信號(hào)源直接引入,也可以從同步信 號(hào)恢復(fù)模塊引入。大家知道, 2FSK 信號(hào)的過(guò)零點(diǎn)數(shù)隨不同載頻而異,故檢出過(guò)零點(diǎn)數(shù)就可以得到關(guān)于頻率的差異,這就是過(guò)零檢測(cè)法的基本思想。 限幅器對(duì)輸入信號(hào)進(jìn)行限幅,以消除各種干擾和噪聲。 另一種是采用反饋式產(chǎn)生器,同樣也可以產(chǎn)生七位巴克碼,如圖 (b)所示,這種方法也叫邏輯綜合法,此結(jié)構(gòu)節(jié)省基于 VHDL 的 2FSK 調(diào)制與解調(diào) 部件。 Xn?!?1”碼對(duì)應(yīng)于載波頻率 F1, “ 0”對(duì)應(yīng)于 F2?;?VHDL 的 2FSK 調(diào)制與解調(diào) 基于 VHDL的 2FSK調(diào)制與解調(diào) 第一章 概述 引言 FSK 信號(hào)可利用一個(gè)矩形脈沖序列對(duì)一個(gè)載波進(jìn)行調(diào)頻而獲得 ,這正是頻率鍵控通信方式早期采用的實(shí)現(xiàn)方法 ,也是利用模擬調(diào)頻法實(shí)現(xiàn)數(shù)字調(diào)頻的方法 .FSK 信號(hào)的另一方法是采用鍵控法 ,即利用受矩形脈沖序列控制的開(kāi)關(guān)電路對(duì)兩個(gè)不同的獨(dú)立頻率進(jìn)行選通 . 二進(jìn)制 FSK 信號(hào)的常用解調(diào)方法是采用非相干檢測(cè)法和相干檢測(cè)法。使其輸出頻率為 f1 和 f2 相間的正弦波行。 },每個(gè)碼元只可能取值十 1 或一 1, 它的局部自相關(guān)函數(shù)為 : ???????????????? ????njnjjnxxjRjnjjii當(dāng)〈〈當(dāng)當(dāng)0001,1,0)(1 表中“+”表示 Xi 取值為十 l,“-”表示 Xi 取值為- l,以七位巴克碼組{++++}為例,求出它的自相關(guān)函數(shù)如下: 同樣可以求出 j= 2, 3, 4, 5, 6,7 時(shí) R(j)的值分別為- l, 0,- l, 0,- l, O。巴克碼的識(shí)別仍以七位巴克碼為例,用七級(jí)移位寄存器、相加器和判決器就可以組成一個(gè)巴克碼識(shí)別器,如圖 所示,各移位寄存器輸出端的 接法和巴克碼的規(guī)律一致,即與巴克碼產(chǎn)生器的預(yù)置狀態(tài)相同。使輸入信號(hào)的變換成跳變陡峭的方波以取得過(guò)零點(diǎn)信息 。 用過(guò)零檢測(cè)法對(duì) FSK 信號(hào)進(jìn)行解調(diào)的原理框圖如圖 1( c)所示。 第三章 單元電路設(shè)計(jì) 正弦波產(chǎn)生電路 它是由 4096 反相器和 組成的晶振電路產(chǎn)生 的正弦波信號(hào) 。同時(shí),提供了與硬件設(shè)計(jì)工具的接口,支持 Xilinx 公司的 FPGA 芯片和 TI 公司的 DSP 芯片,是一個(gè)用于現(xiàn)代工程和科學(xué)系統(tǒng)設(shè)計(jì)與仿真的動(dòng)態(tài)系統(tǒng)分析工具平臺(tái)。如圖 41所示。仿真系統(tǒng)運(yùn)行時(shí),首先對(duì)信號(hào)進(jìn)行采樣,然
點(diǎn)擊復(fù)制文檔內(nèi)容
研究報(bào)告相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1