【正文】
ogic family being used. Logic sink current requirement is only 25 mA. 3. The high speed current steering switches are designed to settle in less than 250 ns for the worst case digital code transition. This allows construction of successiveapproximation A/D converters in the 3 ms to 5 ms range. 4. The AD561 has an output voltage pliance range from –2 V to +10 V, allowing direct currenttovoltage conversion with just an output resistor, omitting the op amp. The 40 MW open collector output impedance results in negligible errors due to output leakage currents. 5. The AD561 is available in versions pliant with MILSTD883. Refer to the Analog Devices Military Products Databook or current AD561/883B data sheet for detailed specifications. 【 2】【 Analysis and Application of AD561】 THE AD561 OFFERS TRUE 10BIT RESOLUTION OVER FULL TEMPERATURE RANGE Accuracy: Analog Devices defines accuracy as the maximum deviation of the actual, adjusted DAC output (see page 5) from the ideal analog output (a straight line drawn from 0 to FS – lLSB) for any bit bination. The AD561 is laser trimmed to 1/4 LSB (% of FS) maximum error at +25176。C to +70176。 the TC is tested and guaranteed to 30 ppm/176。 圖 附件 2:外文原文 Introduction and Application of AD561 CHIP The AD561 is an integrated circuit 10bit digitaltoanalog converter bined with a high stability voltage reference fabricated on a single monolithic chip. Using ten precision highspeed currentsteering switches, a control amplifier, voltage reference, and lasertrimmed thinfilm SiCr resistor work, the device produces a fast, accurate analog output trimmed output application resistors are also included to facilitate accurate, stable currenttovoltage conversion。對(duì)于大多數(shù)應(yīng)用程序,連接到 VCC 的正邏輯供應(yīng)量將在適當(dāng)?shù)募?jí)別設(shè)置的閾值最大噪聲免疫力。 數(shù)字邏輯接口 所有標(biāo)準(zhǔn)的接口,積極提供邏輯很容易與在 AD561。在 當(dāng)前 Q16被添加到它的階梯平衡正常,但不切換到輸出,因此,全規(guī)模 一千零二十四 分之 十萬兩千三百三十二 毫安。然而, 18 毫伏的VBE 匹配兩個(gè)之間的差異晶體管攜帶的比例為 2:1 發(fā)射電流必須糾正。梯子約束 Q7的電壓降(與第 4A 區(qū))開展僅 毫安 。緩沖的引用不是直接可用除了通過外部 千瓦雙極電阻抵消。該結(jié)果 TC 是典型的 0至177。大大提高了長(zhǎng)期穩(wěn)定性和低噪聲是從孤立的掩埋齊納派生的主要好處從表面應(yīng)力崩潰點(diǎn)和移動(dòng)氧化物電荷影響。 5V的雙極性電壓輸出緩沖 圖 4.177。 10 伏雙極輸出緩沖 該 AD561 也可以連接,177。 步驟 2? 增益調(diào)節(jié) 關(guān)閉所有的位, 50 瓦的增益調(diào)整 電位器 給 伏 讀 。 雙極型配置 這種配置,如圖 3 所示,將提供一個(gè)兩極輸出電壓從 到 伏, 具有正全面與 ON(全為 1)所有位發(fā)生。 步驟 1? 調(diào)零 將所有位關(guān)和調(diào)整,直到運(yùn)算放大器微調(diào)中, R1,輸出讀取 伏( 1 個(gè) LSB = 毫伏)。 推薦的 AD509 緩沖電壓輸出應(yīng)用,需要一個(gè)穩(wěn)定時(shí)間為 177。 (一個(gè) 5毫伏運(yùn)算放大器的偏移量相當(dāng)于 1 / 2 LSB 的規(guī)模在 10伏。由此產(chǎn)生的誤差然后可以高達(dá) % + % = %的 FS( 1 / 2 LSB 代表 FS 的 %)。一個(gè)微分非線性溫度百萬分之 系數(shù) / 176。例如,對(duì)于一個(gè) 10 伏滿量程輸出, 1個(gè) LSB數(shù)字輸入碼變化應(yīng)結(jié)果在 mV 的模擬輸出的變化( 1 個(gè) LSB = 10 伏 39。所有版本的 AD561 是在其整個(gè)單調(diào)工作溫度范圍。參照 ADI 公司軍工產(chǎn)品數(shù)據(jù)手冊(cè)或電流 AD561/883B 詳細(xì)數(shù)據(jù)表規(guī)格。 這允許逐次逼近結(jié)構(gòu) A / D 轉(zhuǎn)換在 3 毫秒轉(zhuǎn)換器 , 以 5 毫秒的范圍。 數(shù)字系統(tǒng)的接口,簡(jiǎn)化了一種積極的真正標(biāo)準(zhǔn)二進(jìn)制代碼的使用。 【 特征 】 功能框圖 總電流輸出轉(zhuǎn)換器 高穩(wěn)定性掩埋穩(wěn)壓二極管參考 激光修整,精度高( 1 / 4 LSB 最大錯(cuò)誤, AD561K, T) 邊輸出為 0 V 至 +10 V 的應(yīng)用電阻器, 65 V 輸入 快速設(shè)置 250 毫微秒到 1 / 2 LSB 保證在整個(gè)工作的單調(diào)性 溫度范圍 TTL/晶體管邏輯和 CMOS 兼容(正真邏輯) 單芯片單片建設(shè) 可用于片式結(jié)構(gòu) 兼容信息產(chǎn)業(yè)部 STD 883 標(biāo)準(zhǔn)。 C使用溫度范圍,并在一個(gè) 16 引腳密封陶瓷撥用或 16 引腳塑料 DIP 成型。 C 。 C ; 一個(gè)典型的全面溫度系數(shù) TC 是測(cè)試和保證 30 ppm / 176。 【 AD561 產(chǎn)品說明 】 AD561 還包含一個(gè)低噪音、 高穩(wěn)定性的穩(wěn)壓二極管生產(chǎn)參考電壓與 較好的 長(zhǎng)期穩(wěn)定性和挑戰(zhàn)最離散穩(wěn)壓引用的溫度周期特點(diǎn)。激光微調(diào)電阻器的應(yīng)用快速而準(zhǔn)確,穩(wěn)定的電流到電壓的轉(zhuǎn)換,它們的精度可以達(dá)到 %。 畢業(yè)設(shè)計(jì) (論文 )外文資料翻譯 系: 電子工程與光電技術(shù)系 專 業(yè): 通信工程 姓 名: 學(xué) 號(hào): 070404157 外文出處: Analog Devices 附 件: ; 。使用 10 個(gè)高精密電流控制開關(guān),控制放大器,引用電壓和激光微調(diào)薄膜硅鉻電阻網(wǎng)絡(luò),該設(shè)備生產(chǎn)一種快速、精確的模擬輸出電流。低溫度系數(shù),高穩(wěn)定性的薄膜網(wǎng)絡(luò)在晶圓級(jí)微調(diào)高分辨率激光系統(tǒng) %的典型的線性關(guān)系。 C / 176。 C 最大 S,和 80 ppm / 176。 C 至 +70 176。 C 范圍內(nèi),并在陶瓷封裝。低班的 R 2R 梯形保證所有 AD56