freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

數(shù)字電子技術(shù)-第10章(文件)

2025-01-13 16:53 上一頁面

下一頁面
 

【正文】 L 更強?! ≥斎肟偩€的主要作用是把 IOC 的輸入信號送到 GRP 。其輸入信號由 3 個外時鐘輸入端 (Y0 ~ Y2)和一個可由用戶定義的內(nèi)部時鐘輸入端提供 ?!?  通過對或陣列編程得到所需乘積項之和。然后根據(jù)選定的 PLD 確定應(yīng)采用何種設(shè)計開發(fā)工具。 設(shè)計輸入時,應(yīng)盡量調(diào)用設(shè)計軟件中所提供的元件。并 自動生成一個有關(guān)設(shè)計信息的設(shè)計報告。(5) 下載 (編程 )    普通 PLD 要用編程器進(jìn)行下載:把待編程的器件插入編程器的插座內(nèi),使用編程器配套的編程軟件就可以將 JEDEC 文件寫入 PLD 芯片。2. 應(yīng)用舉例解: (1) 采用 Synario System軟件 進(jìn)行設(shè)計。3D0D1D2D3TTL163Q0Q1Q2Q3EN1EN2LDCS15VCCCLOCK Q011VCC CAO121113141716456 Q1 Q2 Q3● ●●●●●●  這是軟件中要求的輸入輸出端格式,其中的數(shù)字為用戶所定義的輸入輸出引腳。 正常情況下將執(zhí)行七進(jìn)制計數(shù)功能 。EXIT 可編程邏輯器件及應(yīng)用PLD 根據(jù)可編程部位不同,分為半場可編程和全場可編程器件。 GAL 具有可重復(fù)編程和輸出可組態(tài)的優(yōu)點。它由于具有集成密度高、工作速度快、編程方法先進(jìn)、設(shè)計周期短等一系列優(yōu)點,發(fā)展非常迅速,前景十分看好。采用 E2PROM 工藝的為可重復(fù)編程的可編程器件,如 GAL、 ISPPLD 系列器件等。全場可編程器件由于技術(shù)復(fù)雜,價格昂貴,加上編程軟件不夠成熟,因此使用很少。輸入電路主要產(chǎn)生輸入變量的原變量和反變量,并提供一定的輸入驅(qū)動能力,與陣列用于產(chǎn)生邏輯函數(shù)的乘積項,或陣列用于獲得積之和,因此,從原理上講,可編程邏輯器件可以實現(xiàn)任何組合邏輯函數(shù)?! ?(4)利用 Lattice 公司的 “ 菊花鏈下載軟件 IDCD”將上一步生成的 JEDEL 文件下載到東南大學(xué)雨順電子技術(shù)有限公司的 SE2 實驗板中。(2) 設(shè)計輸入采用電路圖輸入方式。   即將 JEDEC 文件下載到器件中,使 PLD 具有所設(shè)計的邏輯功能。把它下載到 PLD 中,即實現(xiàn)了邏輯電路。    這一步通過后,將進(jìn)行 “連接與適配 ”,其作用是自動進(jìn)行布局布線設(shè)計。對于低密度 PLD ,可采用象 ABEL 這樣的簡單開發(fā)軟件,可采用邏輯方程輸入方式。 (一 ) PLD 的簡單應(yīng)用舉例EXIT 可編程邏輯器件及應(yīng)用 ( 二 ) PLD 的應(yīng)用方法 (二 ) PLD 的應(yīng)用方法1. PLD 的基本設(shè)計方法設(shè)計準(zhǔn)備宏元件庫設(shè)計輸入 ● 電路圖 ● 程序 設(shè)計處理● 編譯與優(yōu)化● 連接與適配功能仿真下載 (編程 ) PLD 設(shè) 計 流 程 圖 設(shè)計過程EXIT 可編程邏輯器件及應(yīng)用(1) 設(shè)計準(zhǔn)備    首先應(yīng)分析設(shè)計要求,預(yù)估電路形式與規(guī)模,從而選擇合適的 PLD 。 了解用 PLD 設(shè)計邏輯電路的基本方法。 1016 共有 32 個 IOC 。EXIT 可編程邏輯器件及應(yīng)用MODE/IN 2全局布線區(qū)(GRP) isp1016 結(jié) 構(gòu) 框 圖Y0A0IN 3I/O 0I/O 1I/O 2SDO/IN 1SDI/IN 0ispEN/NCI/O 3I/O 4I/O 5I/O 6I/O 7I/O 8I/O 9I/O 10I/O 11I/O 12I/O 13I/O 14I/O 15I/O 31I/O 30I/O 29I/O 28I/O 37I/O 36I/O 25I/O 24I/O 23I/O 22I/O 21I/O 20I/O 19I/O 18I/O 17I/O 16輸出布線區(qū)輸入總線輸出布線區(qū)輸入總線CLK0CLK1CLK2IOCLK0IOCLK1時鐘分配網(wǎng)絡(luò)A1A2A3A4A5A6A7B0B1B2B3B4B5B6B7SCLK/Y2Y1GLB 全局布線區(qū) (又稱集總布線區(qū),即 Global Routing Pool,簡稱 GRP),是可編程連線網(wǎng)絡(luò),通過它可將芯片內(nèi)所有邏輯塊及 IOC 相互連接 。EXIT 可編程邏輯器件及應(yīng)用MODE/IN 2全局布線區(qū)(GRP) isp1016 結(jié) 構(gòu) 框 圖Y0A0IN 3I/O 0I/O 1I/O 2SDO/IN 1SDI/IN 0ispEN/NCI/O 3I/O 4I/O 5I/O 6I/O 7I/O 8I/O 9I/O 10I/O 11I/O 12I/O 13I/O 14I/O 15I/O 31I/O 30I/O 29I/O 28I/O 27I/O 26I/O 25I/O 24I/O 23I/O 22I/O 21I/O 20I/O 19I/O 18I/O 17I/O 16輸出布線區(qū)輸入總線輸出布線區(qū)輸入總
點擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1