freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

vg微機原理與接口技術(shù)試題庫(含答案)ma-wenkub

2022-11-28 15:48:43 本頁面
 

【正文】 ,基數(shù) X=? 16 有 一個二進制小數(shù) X= (1) 若使 X≥ 1/2,則 X1?? X6 應滿足什么條件 ? X1=1 若使 X> 1/8,則 X1?? X6應滿足什么條件? X1∨ X2 ∨ X3=1 (2) 有兩個二進制數(shù) X=01101010, Y=10001100,試比較它們的大小。 與十進制數(shù) 67 等值的十六進制數(shù)是 43H 。 A) EBCDIC 碼 B) ASCII 碼 C)十六進制編碼 D)二進制編碼 與十進制數(shù) 56 等值的二進制數(shù)是 A 。 A) B) C) D) 二進制數(shù) 轉(zhuǎn)換成十六進制數(shù)是 B 。 A) 00110101 B) 00101011 C) 10110101 D) 10101011 十進制正數(shù) 38 的八位二進制補碼是 D 。 ( ) 八進制數(shù)的基數(shù)為 8,因此在八進制數(shù)中可以使用的數(shù)字符號是 0、 8。 3. 累加器和其它通用寄存器相比有何不同? 答: 累加器是通用寄存器之一,但累加器和其它通用寄存器相比又有其獨特之處。 答: 略 6. 計算機 I/O 接口有何用途?試列出 8 個 I/O 接口。象顯示器適配器、網(wǎng)卡、 modem卡等 I/O 接口卡一般通過總線插槽與主板相連。 答: 計算機用戶,計算機軟件系統(tǒng),計算機硬件系統(tǒng)共同構(gòu)成一個計算機應用系統(tǒng),三者在該系統(tǒng)中處于三個不同的層次。 10. 簡述 DOS操作系統(tǒng)各部分的作用及相互關(guān)系。 DOSBIOS 模塊對 DOSKernel 傳送的 請求 進行解釋,最終轉(zhuǎn)換為對固化在 ROMBIOS 中的設(shè)備控制程序的請求并由它們?nèi)タ刂朴布?,完成指定的操作。首先將第一條指令從內(nèi)存取入 CPU中譯碼執(zhí)行,同時指令指針自動加 1 或按指令的要求作出相應改變,指向下一條要執(zhí)行的指令,接著將下一條指令從內(nèi)存取入 CPU 譯碼執(zhí)行,這樣不斷重復取指令和執(zhí)行指令的過程,逐條執(zhí)行指令,直至程序結(jié)束。 177。 3/64=177。 =。 =。 101110111/1101= : A39E+28DC, D5AB7CE5, 2BF*4C, C16E/3A 答: A39E+28DC=CC7A。 答: 15BH*8EH/2AH=347*142/42=49274/42== ?哪個數(shù)據(jù)最?。? (1) A=, B=, C= (2) A=10111101B, B=1001D, C=111H 答: (1) A最大 , C 最小 。 10 進制數(shù)的 16進 制數(shù)、非壓縮的 BCD數(shù)、壓縮的 BCD 數(shù)、 ASCII數(shù)字串 (用 16 進制形式寫出 ):10, 64, 78, 81, 92, 100, 125, 255 答: 上述各數(shù)的 16 進制數(shù)依次為: AH,40H,4EH,51H,5CH,64H,7DH,FFH。 10 進制數(shù)寫出下列補碼表示的機器數(shù)的真值 :71H, 1BH, 80H, F8H, 397DH, CF42H, 9350H 答: 上述補碼表示的各機器數(shù)的真值用 10 進制數(shù)分別表示為 : +113,+27,128,8,+14717,20670,27828 ,判斷下列各運算在機內(nèi)進行時是否會產(chǎn)生溢出,寫出判斷過程。 D. 2DH+3CH 答: A. 產(chǎn)生溢出 , 5BH=01011011B 其補碼表示的機器數(shù)為 :01011011 32H=00110010B 其補碼表示的機器數(shù)為 :00110010 相加的結(jié)果為 :10001101 數(shù)值最高位向符號位進位 ,但符號位向前無進位 ,故產(chǎn)生溢出。 答: 總線緩沖器的作用主要是控制各路數(shù)據(jù)在總線上的交叉?zhèn)魉捅苊庀嗷_突,當幾路數(shù)據(jù)都要向總線上傳送時,就通過各路的緩沖器來解決,當一路傳送時,緩沖器使其它各路數(shù)據(jù)與總線斷開。而 8086CPU 在功能上分成了 EU 和 BIU兩部分, BIU 負責取指令, EU 負責指令的執(zhí)行,它們之間既互相獨立又互相配合,使得 8086 可以在執(zhí)行指令的同時進行取指令的操作,即實現(xiàn)了取指令和執(zhí)行指令的并行工作,大大提高了 CPU 和總線的利用率,從而提高了指令的處理速度。 8個通用寄存器都可以用來暫存參加運算的數(shù)據(jù)或中間結(jié)果,但又有各自的專門用途。四個段寄存器用來存放段地址。代碼段的段地址在 CS寄存器中,段內(nèi)偏移地址在 IP 寄存器中。 答: 該操作數(shù)的邏輯地址為 DS: BX=17CE: 394BH,物理地址 =17CEH*10H+394BH=1B62BH;下一條要取的指令的邏輯地址為 CS: IP=DC54: 2F39H,物理地址 =DC54H*10H+2F39H=DF479H;當前棧頂?shù)倪壿嫷刂?=SS: SP=0A8B: 1200H,物理地址 =0A8BH*10H+1200H=0BAB0H。要求使用以下幾種尋址方式: ( 1)寄存器間接尋址 ( 2)寄存器相對尋址 ( 3)基址變址尋址 答: ( 1)使用寄存器間接尋址,把首地址為 BLOCK 的字數(shù)組的第 6個字送到 DX寄存器的指令為: MOV BX, BLOCK ADD BX, 12 MOV DX, [BX] ( 2)使用寄存器相對尋址,把首地址為 BLOCK 的字數(shù)組的第 6個字送到 DX 寄存器的指令為: MOV BX, BLOCK MOV DX, [BX+12] ( 3)使用基址變址尋址,把首地址為 BLOCK 的 字數(shù)組的第 6 個字送到 DX寄存器的指令為: MOV BX, BLOCK MOV SI, 12 MOV DX, [BX+SI] 3. 現(xiàn)有 (DS)=2020H, (BX)=0100H, (SI)=0002H, (20200H)= 12H, (20201H)=34H, (20202H)=56H, (20203H)=78H, (21200H)=2AH, (21201H)=4CH, (21202H)=B7H, (21203H)=65H,試說明下列各條指令執(zhí)行完后 AX寄存器的內(nèi)容。 。應改為: MOV AX,SI ( 3) INC [BX] 錯,未指定操作數(shù)的類型。應改為: MOV BL,0F5H ( 7) MOV DX,2020H 正確。應改為: PUSH AX ( 11) POP [BX] 正確。應改為: MOV BX, AX MOV [BX], 23DH ( 15) SHL AX,5 錯,不能用大于己于 1的立即數(shù)指出移位位數(shù)。 (2)使用移位指令實現(xiàn)一個字乘 18的運算。 答: (1)雙字減法的程序段是: MOV AX, 2A79H ;被減數(shù)的低位字送 AX SUB AX, 345FH ;低位字相減,結(jié)果送 AX MOV BX, 7B1DH ;被減數(shù)的高位字送 BX SBB BX, 53E2H ;高位字相減處并減去低位字相減產(chǎn)生的借位,結(jié)果送 BX (2)使用移位指令實現(xiàn) 一個字乘 18的程序段是: MOV AX, 05F7H ;被乘數(shù)送 AX SHL AX, 1 ;被乘數(shù)乘以 2,結(jié)果在 AX 中 MOV BX, AX ;被乘數(shù)乘以 2的結(jié)果暫存到 BX MOV CL, 3 ;設(shè)置移位位數(shù) 3 SHL AX, CL ;被乘數(shù)再乘以 8(共乘以 16),結(jié)果在 AX 中 ADD AX, BX ;被乘數(shù)再乘以 18,結(jié)果在 AX 中 (3)使用移位指令實現(xiàn)一個字除以 10 的運算,必須將 X/10 拆分成多項的和,而每一項都應是非的某次冪的倒數(shù)。 (3)MOV AX, WORD PTR [SI][DI] 錯,源操作數(shù)尋址方式有問題。應改為 : LEA BX,[SI+200H] (7)MOV OP2,[BX] 錯,源操作數(shù)和目的操作數(shù)均為內(nèi)存單元,不允許。 應改為 : CMP AX, WORD PTR OP2 (11)MOV W_OP3[BX+4*3][DI], SP 正確。 應改為 : MOV WORD PTR OP1,DS (15)MOV SP, OP2[BX][SI] 錯 ,源操作數(shù)為字節(jié)類型,目的操作數(shù)為字類型,二者不一致。應改為 : SUB AL, BYTE PTR W_OP3+7 (19)MOV AX,BX SHL 2 錯, SHL 只能對常量進行運算 ,左邊不能使用寄存器 (20)MOV BX,W_OP3 AND 8FD7H 錯, AND 只能對常量進行運算 ,左邊不能使用變量 已定義數(shù)據(jù)段 DATA SEGMENT ?? VAR2 DW 10H, 7889H ?? VAR5 DB 20H, 0 ADRR DW VAR2, VAR5 DATA ENDS 為使 ADRR 字存儲單元中存放內(nèi)容為“ 0010H”, ADRR+ 2 字存儲單元中存放內(nèi)容為“ 0020H”,上述省略號位置應分別填寫一條什么語句?說明理由?;虻谝粋€偽指令語句不變,而將第二個偽指令語句改寫為: VAR2 DB 61H, 62H, 63H, 64H, 65H, 66H, 67H, 68H, 69H, 6AH (1)數(shù)據(jù)段的位置從 0E000H 開始,數(shù)據(jù)段中定義一個 100 字節(jié)的數(shù)組,其類型屬性既是字又是字節(jié); (2)堆棧段從小段開始,段組名(類別名)為 STACK; (3)代碼段中指定段寄存器,指定主程序從 1000H 開始,給有關(guān)段寄存器賦值; (4)程序結(jié)束。其中 DADD DADD2 和 SUM 均為雙字類型, DADD1 賦值為 98765, DADD2賦值為 15893。 8086微處理機在最小模式下,用 M/IO 來控制輸出地址是訪問內(nèi)存還是訪問 I/O。 B、一個機器周期包括幾個指令周期,一個指令周期包括幾個時鐘周期。 A、存貯器 B、 I/O接口 C、 I/O設(shè)備 D、 CPU 在 8086和 8088匯編語言中,一個字能表示的有符號數(shù)的范圍是 B A、 32768≤ n≤ 32768 B、 32768≤ n≤ 32767 C、 65535≤ n≤ 65535 D、 65536≤ N≤ 65535 80386微型計算機是 32 位機,根據(jù)是它的 D 。 5. 8086CPU從功能上分為幾部分 ?各部分由什么組成 ?各部分的功能 是什么 ? 6. 8086系統(tǒng)中的物理地址是如何得到的 ?假如 CS=2500H, IP=2l00H,其物理地址是多少 ? 7. 什么是最大模式 ?什么是最小模式 ?用什么方法將 8086/8088 置為最大模式和最小模式 ? 8. 存儲器分段組織有何優(yōu)越性 ? 9. 試述 BHE與 A0組合如何選擇數(shù)據(jù)字 ? 10. CPU響應中斷時,為什么要執(zhí)行兩個連續(xù)的中斷響應周期 ? 11. 答案: 一、填空題 4 個通用寄存器、 4 個專用寄存器、 1 個標志寄存器和算術(shù)邏輯部件 1 個總線、 2 個總線 64K M/IO 設(shè)計 二、 單項選擇題 B C C D B D B D A D 三、簡答題 答案:微處理器由兩部分組成,總線接口單元和執(zhí)行單元 8086CPU的最小方式和最大方式的區(qū)別是: 最小方式, MN/MX接 +5V(MX為低電平 ),用于構(gòu)成小型單處理機系統(tǒng) , 支持系統(tǒng)工作的器件: (1)時鐘發(fā)生器, 8284A, (2)總線鎖存器,74LS373, (3)總線收發(fā)器, 74LS245, 控制信號由 CPU提供 。 ( 2) 外部數(shù)據(jù)總線位數(shù)不同, 8086 為 16 位 AD0~AD15, 8088 為 AD0~AD7 ( 3) 34 腳和 28 腳功能不同, 34 腳 8086中是數(shù)據(jù)總線允許 BHE /S7, 8088 是 SSO ,28 腳, 8086 是 M/IO , 8088 是 IO/M 8086 從功能上可分為執(zhí)行單元和總線接口單元。它由 4 個段寄存器( CS、 DS、 ES、 SS),指令指針寄存器 IP, 20 位地址加法器和 6 個字節(jié)的指令隊列組成。 最小模式又是相對于 最大模式,就是在系統(tǒng)中只有一個處理器,所有的總線控制信號都有由 8088/8086產(chǎn)生,系統(tǒng)中總線控制邏輯電路少,將 MN/MX*置 1即為最大模式。 BHE 的作用是高 8
點擊復制文檔內(nèi)容
畢業(yè)設(shè)計相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1