【總結】HYIT1第二講VHDL之一硬件描述語言概述VHDL程序基本結構HYIT2第四章硬件描述語言VHDL硬件描述語言概述VHDL程序基本結構VHDL的基本數(shù)據(jù)類型及運算操作符VHDL中的順序語句VHDL中的并行語句程序包與庫類屬子程序基本邏輯電路設
2024-10-16 17:29
【總結】EDA技術實用教程第2章EDA設計流程及其工具設計流程KX康芯科技圖2-1應用于FPGA/CPLD的EDA開發(fā)流程設計流程KX康芯科技設計輸入(原理圖/HDL文本編輯)1.圖形輸入狀態(tài)圖輸入波形圖輸入原理圖輸入在EDA軟件的圖形編輯界面上繪制能完成特定功能的電路原理圖2.HD
2025-01-14 21:43
【總結】hxp2022/2/16變壓器1第5章變壓器?工作原理,基本關系式?等值電路?等值電路的參數(shù)測定?運行特性?變壓器的并聯(lián)運行(電氣自動化)?變壓器的聯(lián)結組別?特種變壓器簡介hxp2022/2/16變壓器2概述一、變壓器的用途?是生產(chǎn)、輸送、分配
2025-01-19 08:55
【總結】陣列濾波器既節(jié)能又節(jié)約成本非線性負荷用戶產(chǎn)生諧波?典型非線性負荷包括:1、軟啟動器(可控硅,電機啟動器)2、開關電源、UPS、逆變元件、電池充電器3、變頻控制的電機、起重機、電梯、泵等制造過程控制4、電子數(shù)據(jù)圖像設備—如電視等無線電發(fā)射設備,可控燈光設備5、整流器、熒光燈等?導致電壓、電流畸變!?電壓畸變
2025-03-22 00:13
【總結】2022/1/31第8章光電式傳感器內(nèi)容:光電器件CCD傳感器光纖傳感器以光電器件作為轉換元件的傳感器優(yōu)點:響應快、性能穩(wěn)、非接觸。2022/1/32物質受到光照會發(fā)生某些電學特性的變化,這一現(xiàn)象稱為光電效應。光電效應:光電子發(fā)射效應光電
2024-12-07 22:45
【總結】畢業(yè)論文(設計)課題:基于DSP信號發(fā)生器設計學生姓名:系別:電氣工程系專業(yè)班級:
2024-11-12 15:55
【總結】1引言隨著電子技術的飛速發(fā)展,微電子技術的進步主要表現(xiàn)在大規(guī)模集成電路加工技術即半導體工藝技術的發(fā)展上,使得表征半導體的工藝水平的線寬已經(jīng)達到了60nm,并在不斷地縮小,面在硅片單位面積上,集成了更多的晶體管。集成電路設計正在不斷地向超大規(guī)模,極低功耗和超高速的方向發(fā)展,電子產(chǎn)品的功能越來越強大,體積越來越小,功耗越來越低。同時,利用可編程邏輯器件和EDA技術使設計方法發(fā)生了質的
2025-05-15 23:04
【總結】燕山大學課程設計說明書共14頁第1頁燕山大學課程設計說明書題目:路數(shù)顯示報警器
2025-06-05 10:09
【總結】第6章磁路與變壓器磁路中的基本物理量磁性材料的主要特性磁路的基本定律磁路的計算試比較磁路和電路的相似點和不同點。已知線圈電感L=NΦ/I,試用磁路歐姆定律推導出L=μS/l。交流鐵心線圈磁通與電壓、電流的關系功率損耗交流鐵心線圈的等效電路第6章磁路與變壓器兩個匝數(shù)
2025-01-19 07:22
【總結】燕山大學課程設計說明書燕山大學課程設計說明書題目:路數(shù)顯示報警器學院(系):電氣工程學院年級專業(yè):學號:學生姓名:指導教師:教師職稱:目錄摘要………………………………………………………………………4引言……………………………………
2025-01-18 12:47
【總結】OPEN-3000系統(tǒng)生成與維護手冊之參數(shù)速查分冊(修改稿)國電南瑞科技股份有限公司電網(wǎng)控制分公司2020年4月目錄第一章說明...........................................................
2024-10-26 11:17
【總結】模塊3通信介質與布線組件任務1選擇通信介質任務引入任務分析相關知識任務實施思考與實訓任務引入本任務根據(jù)信息學院信息中心樓網(wǎng)絡布線項目的要求,通過選取合適的通信介質,滿足工程任務需要。具體任務如下:1.為校園內(nèi)樓間選擇合適的通
2025-05-12 13:31
【總結】大佳電子股份有限公司變壓器知識培訓講義授課人:王慶舟日期:2022/7/11RECORDOFREVISIONREVDESCRIPTIONDATEDRAFTBYINITIAL04/25’11LuAnKun變壓器知識簡述?一.變壓器概述?二
2025-01-16 04:16
【總結】1第2章EDA設計流程及其工具1:FPGA/CPLD設計流程2:ASIC及其設計流程3:常用EDA工具4:IP核2FPGA/CPLD設計流程FPGA:現(xiàn)場可編程門陣列CPLD:復雜可編程邏輯器件一、這2種器件的一般開發(fā)流程為:(OneTimeProgramming)功能
2025-01-16 07:55
【總結】1航空通信中小數(shù)分頻器的設計摘要:FPGA(Field-ProgrammableGateArray),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。本次項目是小數(shù)
2025-08-24 14:30