freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的基于dds技術(shù)的信號(hào)發(fā)生器設(shè)計(jì)(已修改)

2025-06-30 15:39 本頁(yè)面
 

【正文】 JIANGSU UNIVERSITY OF TECHNOLOGY FPGA技術(shù)實(shí)驗(yàn)報(bào)告基于FPGA的基于DDS技術(shù)的信號(hào)發(fā)生器設(shè)計(jì) 學(xué) 院: 電信學(xué)院 專(zhuān) 業(yè): 電子信息工程 班 級(jí): 11電子2班 姓 名: 學(xué) 號(hào) : 指導(dǎo)教師: 朱雷、陳海忠 設(shè)計(jì)時(shí)間: __2014年2月16日——2014年2月28日目錄1 FPGA硬件系統(tǒng)設(shè)計(jì) 功能要求 FPGA硬件系統(tǒng)組成 FPGA最小系統(tǒng)簡(jiǎn)介 FPGA外圍電路設(shè)計(jì) 撥碼開(kāi)關(guān)電路設(shè)計(jì) 硬件電路調(diào)試及結(jié)果分析2基于DDS技術(shù)的信號(hào)發(fā)生器設(shè)計(jì) 功能要求 整體設(shè)計(jì) DDS技術(shù)的基本原理 程序設(shè)計(jì) 方波產(chǎn)生程序設(shè)計(jì)及仿真 三角波產(chǎn)生程序設(shè)計(jì)及仿真 正弦波產(chǎn)生程序設(shè)計(jì)及仿真 鋸齒波產(chǎn)生程序設(shè)計(jì)及仿真 AM產(chǎn)生程序設(shè)計(jì)及仿真 DSB產(chǎn)生程序設(shè)計(jì)及仿真 DSB產(chǎn)生程序設(shè)計(jì)及仿真 DSB產(chǎn)生程序設(shè)計(jì)及仿真 DSB產(chǎn)生程序設(shè)計(jì)及仿真 DSB產(chǎn)生程序設(shè)計(jì)及仿真 頂層程序設(shè)計(jì)及仿真(1) 程序的功能(2) 結(jié)構(gòu)圖或?qū)嶓w圖(3) VHDL程序及注釋(4) 仿真波形及分析 硬件測(cè)試及結(jié)果分析3設(shè)計(jì)分析與總結(jié) 故障分析 設(shè)計(jì)總結(jié)及感想1 FPGA硬件系統(tǒng)設(shè)計(jì) 功能要求基于FPGA的DDS技術(shù)設(shè)計(jì)正弦波、三角波、方波等波形發(fā)生器 ,實(shí)現(xiàn)波形的D/A轉(zhuǎn)換,實(shí)現(xiàn)改變高低電平開(kāi)關(guān)電路設(shè)計(jì)。 FPGA硬件系統(tǒng)組成FPG最小系統(tǒng)實(shí)現(xiàn)軟件的寫(xiě)入,外圍電路實(shí)現(xiàn)開(kāi)關(guān)電路和D/A轉(zhuǎn)換。 FPGA最小系統(tǒng)簡(jiǎn)介通過(guò)APS接口下載程序到FPGA。 FPGA外圍電路設(shè)計(jì) 撥碼開(kāi)關(guān)電路設(shè)計(jì)用開(kāi)關(guān)控制輸出高低電平。FPGA/CPLD
芯片 DAC0832電路設(shè)計(jì)DAC0832是采用CMOS/SiCr工藝實(shí)現(xiàn)的8位D/A轉(zhuǎn)換器。該芯片包含8位輸入寄存器、8位DAC寄存器、8位D/A轉(zhuǎn)換器。DAC0832中有兩級(jí)鎖存器,第一級(jí)即輸入寄存器,第二級(jí)即DAC寄存器,可以工作在雙緩沖方式下。 引腳特性:D7~D0:8位數(shù)據(jù)輸入端ILE:輸入寄存器鎖存允許信號(hào)CS:芯片選擇信號(hào)WR1:輸入寄存器寫(xiě)信號(hào)XFER:數(shù)據(jù)傳送信號(hào)WR2:DAC寄存器寫(xiě)信號(hào)VREF:基準(zhǔn)電壓,10V~+10VRfb:反饋信號(hào)輸入端IOUT1:電流輸出1端IOUT2:電流輸出2端VCC:電源AGND:模擬地DGND:數(shù)字地 硬件電路調(diào)試及結(jié)果分析硬件焊接時(shí),容易將焊點(diǎn)漏焊或則連接在一起。第一次焊好是先發(fā)沒(méi)有輸出波形。經(jīng)過(guò)檢查發(fā)現(xiàn)是輸出插針沒(méi)有與輸出端口焊好。經(jīng)過(guò)重新焊接后就可以輸出波形了。2基于DDS技術(shù)的信號(hào)發(fā)生器設(shè)計(jì) 功能要求基于FPGA的DDS技術(shù)設(shè)計(jì)正弦波、三角、方波、鋸齒波發(fā)生器。 整體設(shè)計(jì) DDS技術(shù)的基本原理1)頻率預(yù)置與調(diào)節(jié)電路作用:實(shí)現(xiàn)頻率控制量的輸入;不變量K被稱(chēng)為相位增量,也叫頻率控制字。2)累加器相位累加器的組成= N位加法器+N位寄存器相位累加器的作用:在時(shí)鐘的作用下,進(jìn)行相位累加注意:當(dāng)相位累加器累加滿量時(shí)就會(huì)產(chǎn)生一次溢出,完成一個(gè)周期性的動(dòng)作。DDS的輸出頻率為:f0=fCK/2NDDS輸出的最低頻率:K=1時(shí),fC/2NDDS輸出的最高頻率:Nyquist采樣定理決定,即fC/2, K的最大值為2N1結(jié)論:只要N足夠大,DDS可以得到很細(xì)的頻率間隔。要改變DDS的輸出頻率,只要改變頻率控制字K即可。 程序設(shè)計(jì) 方波產(chǎn)生程序設(shè)計(jì)及仿真通過(guò)C++做一個(gè)方波的ROM,輸入是1024個(gè)(),輸出為10位(),編譯運(yùn)行后,。編譯后仿真得到如下波形。程序LIBRARY ieee。USE 。LIBRARY altera_mf。USE 。ENTITY fangbo IS PORT ( address : IN STD_LOGIC_VECTOR (9 DOWNTO 0)。 clock : IN STD_LOGIC 。 q : OUT STD_LOGIC_VECTOR (9 DOWNTO 0) )。END fangbo。ARCHITECTURE SYN OF fangbo IS SIGNAL sub_wire0 : STD_LOGIC_VECTOR (9 DOWNTO 0)。COMPONENT altsyncram GENERIC ( clock_enable_input_a : STRING。 clock_enable_output_a : STRING。 init_file : STRING。 intended_device_family : STRING。 lpm_hint : STRING。 lpm_type : STRING。 numwords_a : NATURAL。 operation_mode : STRING。 outdata_aclr_a : STRING。 outdata_reg_a : STRING。 widthad_a : NATURAL。 width_a : NATURAL。 width_byteena_a : NATURAL )。 PORT ( clock0 : IN STD_LOGIC 。 address_a : IN STD_LOGIC_VECTOR (9 DOWNTO 0)。 q_a : OUT STD_LOGIC_VECTOR (9 DOWNTO 0) )。 END COMPONENT。BEGIN q = sub_wire0(9 DOWNTO 0)。 altsyncram_ponent : altsyncram GENERIC MAP ( clock_enable_input_a = BYPASS, clock_enable_output_a = BYPASS, init_file = , intended_device_family = Cyclone II, lpm_hint = ENABLE_RUNTIME_MOD=NO, lpm_type = altsyncram, numwords_a = 1024, operation_mode = ROM, outdata_aclr_a = NONE, outdata_reg_a = UNREGISTERED, widthad_a = 10, width_a = 10, width_byteena_a = 1 ) PORT MAP ( clock0 = clock, address_a = address, q_a = sub_wire0)。END SYN。
點(diǎn)擊復(fù)制文檔內(nèi)容
數(shù)學(xué)相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
公安備案圖鄂ICP備17016276號(hào)-1