freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

數(shù)字電子技術(shù)實(shí)驗(yàn)指導(dǎo)教程(已修改)

2024-11-11 18:00 本頁面
 

【正文】 1 實(shí)驗(yàn)一 門電路邏輯功能測(cè)試 一、實(shí)驗(yàn)?zāi)康? 1.熟悉門電路的邏輯功能。 2.熟悉常用集成門電路的引腳排列及其使用。 二、實(shí)驗(yàn)設(shè)備和器件 1. 直流穩(wěn)壓電源、信號(hào)源、示波器、萬用表、面包板 2. 74LS00 四 2 輸入與非門 74LS04 六反相器 74LS86 四 2 輸入異或門 三、實(shí)驗(yàn)內(nèi)容 1. 非門邏輯功能 ( 1) 熟悉 74 LS04 的引腳排列,如圖 1( a) 所示 ,其內(nèi)部有六個(gè)非門。 G N DUC C7 4 L S 0 4A1Y1A F+ 5 V1 41 31 21 11 091234567 8G N DUC C74LS04A4A1A2A3Y4Y1Y2Y3A5Y5A6Y6( a ) 引 腳 排 列 ( b ) 實(shí) 驗(yàn) 電 路 圖 1 74 LS04 引腳圖與實(shí)驗(yàn)電路 ( 2) 取其中的 一個(gè) 非門 按圖 1( b)所示接好電路。 ( 3) 分別將輸入端 A 接低電平和高電平,測(cè)試輸出端 F 電壓,并轉(zhuǎn)換成邏輯狀態(tài)填入表 1。 表 1 非門邏輯功能 輸入 輸出 A F 電壓( V) F 0 1 2. 與非門邏輯功能 ( 1) 熟悉 74 LS00 的引腳排列,如圖 2( a)所示,其內(nèi)部有四個(gè) 2 輸入端與非門。 1 41 31 21 11 091234567 8G N DUC C74LS00A4A1A2B4B1B2B3A3Y4Y1Y2Y3G N DUC C7 4 L S 0 0A1Y1AF+ 5 VB1B( a ) 引 腳 排 列 ( b ) 實(shí) 驗(yàn) 電 路 圖 2 74 LS00 引腳圖與實(shí)驗(yàn)電路 2 ( 2) 取其中的一個(gè)與非門按圖 2( b)所示接好電路。 ( 3) 分別將輸 入端 A、 B 接低電平和高電平,測(cè)試輸出端 F 電壓,并轉(zhuǎn)換成邏輯狀態(tài)填入表 2。 表 2 與非門邏輯功能 輸入 輸出 A B F 電壓( V) F 0 0 0 1 1 0 1 1 3.異或門邏輯功能 ( 1) 熟悉 74 LS86 的引腳排列,如圖 3( a)所示,其內(nèi)部有四個(gè) 2 輸入端異或門。 1 41 31 21 11 091234567 8G N DUC C74LS86A4A1A2B4B1B2B3A3Y4Y1Y2Y3G N DUC C7 4 L S 8 6A1Y1AF+ 5 VB1B( a ) 引 腳 排 列 ( b ) 實(shí) 驗(yàn) 電 路 圖 3 74 LS86 引腳圖與實(shí)驗(yàn)電路 ( 2) 取其中的一個(gè)異或門按圖 3( b)所示接好電路。 ( 3) 分別將輸入端 A、 B 接低電平和高電平,測(cè)試輸出端 F 電壓,并轉(zhuǎn)換成邏輯狀態(tài)填入表 3。 表 3 異或門邏輯功能 輸入 輸出 A B F 電壓( V) F 0 0 0 1 1 0 1 1 4.與或非門邏輯功能 ( 1) 利用與非門和反相器可以構(gòu)成與或非門,其原理圖如圖 4 所示。 amp。amp。amp。 1AFBCD 圖 4 與或非門原理圖 ( 2) 按照原理圖,將 74 LS00 和 74 LS04 接成與或非門。 3 ( 3) 當(dāng) 輸入端 為表 4 中各組合時(shí),測(cè)試輸出端 F 的結(jié)果 并 填入表 4。 表 4 與或非門邏輯功能 輸入 輸出 A B C D F 電壓( V) F 0 0 0 0 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 1 1 1 5.與非門對(duì)輸出的控制 ( 1) 任取 74 LS00 中的一個(gè)與非門,按圖 5 所示接好電路。輸入端 A 接一連續(xù)脈沖,輸入端 B 分別接高電平和低電平。 G N DUC C7 4 L S 0 0A1Y1連 續(xù) 脈 沖F+ 5 VB1BA 圖 5 與非門對(duì)輸出的控制 ( 2) 觀察兩種 情況下的輸入、輸出波形,并將結(jié)果用文字總結(jié) 表述 。 四、實(shí)驗(yàn)報(bào)告 1. 根據(jù)表格記錄測(cè)試數(shù)據(jù)。 2. 寫出各門電路的邏輯表達(dá)式,與測(cè)試數(shù)據(jù)相驗(yàn)證并整理實(shí)驗(yàn)結(jié)果。 五、思考題 1. 查閱數(shù)據(jù)手冊(cè),幾種 TTL 集成門電路的 UOH 和 UOL 的典型值是多少? 2. 如何判斷門電路的邏輯功能是否正常? 3.與非門如何實(shí)現(xiàn)對(duì)輸出的控制作用? 4 實(shí)驗(yàn) 二 組合邏輯電路 一、實(shí)驗(yàn)?zāi)康? 1.掌握組合邏輯電路的一般分析方法 。 2.熟悉 組合邏輯電路的設(shè)計(jì)方法 。 二、實(shí)驗(yàn)設(shè)備和器件 1.直流穩(wěn)壓電源、萬用表、面包板 2. 74LS00 四 2 輸入與非門 74LS86 四 2 輸入異或門 74LS04 六反相器 74LS32 四 2 輸入或門 74LS08 四 2 輸入與門 3. 1kΩ電阻、發(fā)光二極管 三、實(shí)驗(yàn)內(nèi)容 1. 組合邏輯電路功能測(cè)試 ( 1) 利用 74LS00、 74LS0 74LS32 組成圖 1( a) 所示電路 , 輸出端接 LED 以便于觀察。74LS32 引腳排列如圖 1( b)所示,內(nèi)部有四個(gè) 2 輸入端或門。 1 41 31 21 11 091234567 8G N DUC C74LS32A4A1A2B4B1B2B3A3Y4Y1Y2Y3( b ) 引 腳 排 列( a ) 實(shí) 驗(yàn) 電 路A≥ 1amp。amp。CBF≥ 111RL E D 圖 1 組合邏輯電路功能測(cè)試 ( 2) 分別將輸入 端 A、 B、 C 按表 1 所示組合接高、低電平, 觀察輸出端狀態(tài),將測(cè)試結(jié)果填入表 1。 表 1 組合邏輯電路功能測(cè)試表 輸入 輸出 A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 ( 3) 寫出 F 的邏輯表達(dá)式,將運(yùn)算結(jié)果與測(cè)試數(shù)據(jù)相比較。 2. 半加器邏輯功能測(cè)試 ( 1) 利用 74LS0 74LS86 組成 如圖 2( a)所示 半加器。 74LS08 引腳排列如圖 2( b)所示,內(nèi)部有四個(gè) 2 輸入端與門。 5 amp。= 1iii BAS ??iii BAC ?AiBi1 41 31 21 11 091234567 8G N DUC C74LS08A4A1A2B4B1B2B3A3Y4Y1Y2
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫吧 www.dybbs8.com
公安備案圖鄂ICP備17016276號(hào)-1