【總結(jié)】第一章數(shù)制與編碼主要掌握:進(jìn)制之間轉(zhuǎn)換十進(jìn)制——二進(jìn)制,整數(shù)、小數(shù),BCD碼編碼認(rèn)識(shí)奇偶校驗(yàn)碼、格雷碼數(shù)的原碼、反碼、補(bǔ)碼主要內(nèi)容:邏輯代數(shù)運(yùn)算定律、常用公式四個(gè)法則、最小項(xiàng)和最大項(xiàng)性質(zhì)熟練真值
2025-01-18 19:00
【總結(jié)】《《數(shù)字電子技術(shù)基礎(chǔ)數(shù)字電子技術(shù)基礎(chǔ)》》?教學(xué)重點(diǎn):?1、了解數(shù)字信號(hào)的特點(diǎn)及二進(jìn)制、十進(jìn)制、十六進(jìn)制、8421BCD碼間的互換。?2、掌握基本邏輯門(mén)電路的邏輯符號(hào)、邏輯功能。?3、了解TTL、CMOS門(mén)電路的使用,會(huì)識(shí)別引腳?!丁稊?shù)字電子技術(shù)基礎(chǔ)數(shù)字電子技術(shù)基礎(chǔ)》》一、脈沖波形和數(shù)字波形圖8-1幾種常見(jiàn)的脈沖波
2025-02-21 14:37
【總結(jié)】第8章電子設(shè)計(jì)自動(dòng)化第8章電子設(shè)計(jì)自動(dòng)化EDA概述硬件描述語(yǔ)言VerilogHDL初步MAX+plusⅡ開(kāi)發(fā)系統(tǒng)第8章電子設(shè)計(jì)自動(dòng)化EDA概述EDA就是以計(jì)算機(jī)為工作平臺(tái)、以EDA軟件工具為開(kāi)發(fā)環(huán)境、以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言、以ASIC為實(shí)現(xiàn)載體的電子產(chǎn)品自動(dòng)化設(shè)計(jì)
2025-01-08 15:07
【總結(jié)】主講:曹曉明時(shí)間:2022年9月8日第一講緒論&數(shù)制和碼制數(shù)字電子技術(shù)基礎(chǔ)講義內(nèi)容提要原碼、反碼和補(bǔ)碼二進(jìn)制計(jì)算二進(jìn)制編碼數(shù)制及數(shù)制轉(zhuǎn)換緒論第一部分緒論學(xué)時(shí)與學(xué)分?課程名稱(chēng):數(shù)字電路?英文名稱(chēng):DigitalElectro
2025-01-14 19:26
【總結(jié)】+VCCvsvivo+VCCvsvivo+VCCvsvivoCE+RE2RE1C1CBRcRb1+VCCC2RL++_v0Rb2Re+_vsbceRs
2024-10-19 00:45
【總結(jié)】第六章時(shí)序邏輯電路教學(xué)內(nèi)容§概述§時(shí)序邏輯電路的分析方法§若干常用的時(shí)序邏輯電路§時(shí)序邏輯電路的設(shè)計(jì)方法教學(xué)要求一.重點(diǎn)掌握的內(nèi)容:(1)時(shí)序邏輯電路的概念及電路結(jié)構(gòu)特點(diǎn);(2)同步時(shí)序電路的一般分析方
2025-05-15 11:13
【總結(jié)】數(shù)字電路中的若干典型問(wèn)題例:已知邏輯等式xf(x,y)=xy,求邏輯函數(shù)f(x,y)的解.(1997年華南理工大學(xué)考研試題)一、邏輯函數(shù)與卡諾圖用卡諾圖化簡(jiǎn)邏輯函數(shù)1111111111AB00L1CD0111100
2024-10-16 12:19
【總結(jié)】第2章邏輯門(mén)電路邏輯門(mén):完成一些基本邏輯功能的電子電路。現(xiàn)使用的主要為集成邏輯門(mén)。集成電路分類(lèi):小規(guī)模集成電路(SSI):1~10門(mén)/片或1~100個(gè)元件/片;1.按規(guī)模分類(lèi)中規(guī)模集成電路(MSI):
2025-05-09 02:10
【總結(jié)】邏輯門(mén)電路用以實(shí)現(xiàn)基本的邏輯運(yùn)算和復(fù)合邏輯運(yùn)算,常見(jiàn)的邏輯門(mén)電路有TTL電路,CMOS電路等,組成門(mén)電路的基本元件有二極管、三極管。(1)二極管、三極管的開(kāi)關(guān)特性(2)TTL、CMOS門(mén)電路的工作原理和邏輯功能(3)門(mén)電路的輸入輸出特性,外特性及應(yīng)用第二章邏輯門(mén)電路數(shù)字邏輯電路電子教
2025-08-04 16:51
【總結(jié)】組合電路設(shè)計(jì)南京郵電大學(xué)電工電子實(shí)驗(yàn)教學(xué)中心1一、數(shù)字電路設(shè)計(jì)概述:?純邏輯設(shè)計(jì)科學(xué)研究,追求邏輯表述的最簡(jiǎn)化?工程邏輯設(shè)計(jì)物理實(shí)現(xiàn),追求易于實(shí)現(xiàn)性和經(jīng)濟(jì)性:以可以制造出電子設(shè)備為出發(fā)點(diǎn),考慮現(xiàn)有元器件、設(shè)計(jì)人員水平、可利用的設(shè)計(jì)工具、設(shè)計(jì)的便利性、可靠
2024-10-12 14:07
【總結(jié)】?2022PearsonEducation,UpperSaddleRiver,NJ07458.AllRightsReservedFloyd,DigitalFundamentals,10thedDigitalFundamentalsTenthEditionFloydChapter11?2022Pears
2024-12-08 09:44
【總結(jié)】例1:()16=()2=()8=()10例2:已知8421BCD碼為(),則對(duì)應(yīng)的十進(jìn)制數(shù)是多少?余3碼是多少??F????13,9,8,7,6,3,2,,,??mDCBAF例3:已知函數(shù)則它的反函數(shù)為?
2025-01-18 20:23
【總結(jié)】邏輯函數(shù)的標(biāo)準(zhǔn)形式1、最小項(xiàng)(MinTerm)2、最大項(xiàng)(MaxTerm)3、最大項(xiàng)與最小項(xiàng)的關(guān)系BACK最小項(xiàng)(MinTerm)有n個(gè)變量,由它們組成的具有n個(gè)變量的乘積項(xiàng)中,每個(gè)變量以原變量或反變量的形式出現(xiàn)且僅出現(xiàn)一次,這個(gè)乘積項(xiàng)為最小項(xiàng)。N個(gè)變量有2n個(gè)最小項(xiàng)。例如:n=3,對(duì)A、B、C,有8
2025-08-05 06:41
【總結(jié)】(1-1)電子技術(shù)第一章數(shù)字電路基礎(chǔ)數(shù)字電路部分(1-2)第一章數(shù)字電路基礎(chǔ)§數(shù)字電路的基礎(chǔ)知識(shí)§基本邏輯關(guān)系§邏輯代數(shù)及運(yùn)算規(guī)則§邏輯函數(shù)的表示法§邏輯函數(shù)的化簡(jiǎn)(1-3)§
2025-05-14 01:16
【總結(jié)】2021年11月12日星期五第一章數(shù)制與碼制1數(shù)字電路南京工業(yè)大學(xué)電子工程系包亞萍2021年11月12日星期五第一章數(shù)制與碼制2緒論一、數(shù)字電子技術(shù)的發(fā)展與應(yīng)用二、數(shù)字電子技術(shù)的優(yōu)點(diǎn)三、模擬信號(hào)和數(shù)字信號(hào)四、數(shù)值“1”和“0”的
2024-10-19 19:40