freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

eda課程設(shè)計(jì)報(bào)告——led點(diǎn)陣漢字顯(已修改)

2025-01-29 10:37 本頁面
 

【正文】 石家莊經(jīng)濟(jì)學(xué)院信息工程學(xué)院電子信息工程專業(yè)EDA技術(shù)課程設(shè)計(jì)報(bào)告題目: LED點(diǎn)陣漢字顯示 姓 名 孟慶康 學(xué) 號 409109060114 班 級 電子一班 指導(dǎo)教師 馬艷玲 2012年 1 月 12 日要求:1.指導(dǎo)教師按照課程設(shè)計(jì)大綱要求完成學(xué)生課程設(shè)計(jì)指導(dǎo)工作。2.課程設(shè)計(jì)任務(wù)書由指導(dǎo)教師照大綱要求填寫,內(nèi)容要全面。3.課程設(shè)計(jì)報(bào)告由參加本學(xué)生填寫。課程設(shè)計(jì)結(jié)束時(shí)交指導(dǎo)教師。4.指導(dǎo)教師要根據(jù)每一位學(xué)生課程設(shè)計(jì)任務(wù)完成情況,認(rèn)真審核設(shè)計(jì)報(bào)告,并在課程設(shè)計(jì)結(jié)束時(shí),給出客觀、準(zhǔn)確的評語和成績。5.課程設(shè)計(jì)任務(wù)書和報(bào)告要語言流暢,圖表正確規(guī)范。 課程設(shè)計(jì)任務(wù)書班級 電子一班 姓名 孟慶康 學(xué)號 409109060114 課程設(shè)計(jì)題目 LED點(diǎn)陣漢字顯示 課程設(shè)計(jì)起止日期 至 實(shí)習(xí)地點(diǎn) 石家莊經(jīng)濟(jì)學(xué)院實(shí)驗(yàn)樓308 課程設(shè)計(jì)內(nèi)容與要求 :在實(shí)驗(yàn)箱上16*16點(diǎn)陣模塊上顯示漢字“電”; :設(shè)置不同的清屏方式(上下左右); :滾動顯示漢字“電”; :滾動顯示“電子信息工程?!? 指導(dǎo)教師 馬艷玲 2011 年 12 月26 日一、設(shè)計(jì)原理與技術(shù)方法:包括:電路工作原理分析與原理圖、元器件選擇與參數(shù)計(jì)算、電路調(diào)試方法與結(jié)果說明;軟件設(shè)計(jì)說明書與流程圖、軟件源程序代碼、軟件調(diào)試方法與運(yùn)行結(jié)果說明。 軟件設(shè)計(jì)說明:(1)在實(shí)驗(yàn)箱上16*16點(diǎn)陣模塊上顯示漢字“電” LED點(diǎn)陣漢字顯示實(shí)驗(yàn)采用16*16的點(diǎn)陣,列選信為SEL0,SEL1,SEL2,SEL3,經(jīng)4線16線譯碼器輸出16列,最左邊為第一列,列選信號是由一個(gè)4位向量SEL[3..0]控制;行選信號為line0~line15,是由16個(gè)行信號組成的,每一行由一個(gè)單獨(dú)的位來控制,高電平有效。實(shí)驗(yàn)中用逐列掃描的方法,將每列中不同的行用“0”或“1”寫出,將列用時(shí)鐘信號控制,當(dāng)頻率到達(dá)一定值時(shí)肉眼無法分辨,每列的值看上去幾乎同時(shí)顯示,靜止的“電”字就顯示在16*16點(diǎn)陣上。(2) 設(shè)置四種不同的清屏方式“電”字的四種清屏方式原理基本一樣,就是在不同時(shí)刻將對應(yīng)的不同邏輯值送給對應(yīng)的行和列。 左清屏就是由一個(gè)低頻時(shí)鐘控制,由左到右逐列清屏,clk1為上升延時(shí),counter自動+1,電字的形狀變一次,然后將此時(shí)電字的邏輯值送給對應(yīng)的點(diǎn)陣位置。例如,clk第一次到上升延時(shí)就將缺少最左邊一列的“電”字對應(yīng)的邏輯值送給對應(yīng)的點(diǎn)陣位置。依此類推,15次上升沿后“電”字就會清完。 右清屏原理同左清屏,由一個(gè)低頻時(shí)鐘控制,然后由右到左逐列清屏,clk1為上升延時(shí),counter自動+1,“電”字逐列消失,直到15次上升沿,“電”字清完。 上、下清屏也是由一個(gè)低頻時(shí)鐘控制,在每次上升延時(shí),“電”字消失一行,然后將此時(shí)“電”字對應(yīng)的邏輯值送入對應(yīng)的位置,16個(gè)上升沿過后,“電”字清完。由時(shí)鐘控制循環(huán)完成清屏。(3) 滾動顯示漢子“電” 首先寫出“電”字各行各列對應(yīng)的邏輯值,然后由時(shí)鐘控制以1列為單位將各列的值循環(huán)左移 ,每移動一列,就將此時(shí)的邏輯值送給對應(yīng)的點(diǎn)陣坐標(biāo),時(shí)鐘clk1每達(dá)到一次上升沿,counter自動+1,然后“電”字循環(huán)左移一次,將此時(shí)對應(yīng)的邏輯值,送給對應(yīng)的位置,隨著counter的變化,“電”字逐列完成循環(huán)左移,也就是左滾動。滾動 (4) 滾動顯示“電子信息工程” 滾動顯示“電子信息工程”原理和“電”字左滾動基本相同,即在16*16點(diǎn)陣上寫出其對應(yīng)的邏輯值,用counter來作為不同時(shí)刻不同狀態(tài)的切換信號,時(shí)鐘信號clk1每次到達(dá)上升沿counter自動+1,然后“電子信息工程”左移六禮列,因?yàn)椤半娮有畔⒐こ獭睘?6*6=96列,所以時(shí)鐘信號經(jīng)過16個(gè)上升沿,即counter由0000到1111后,“電子信息工程”完成左移一次,然后由clk1控制循環(huán)滾動“電子信息工程”。 軟件程序代碼(1)“電”單獨(dú)顯示library ieee。 調(diào)用庫use 。 標(biāo)準(zhǔn)庫use 。 無標(biāo)志庫entity dian is 定義實(shí)體port(clk0,clr:in std_logic。 時(shí)鐘和清屏 sel:out std_logic_vector(3 downto 0)。 列掃描 line:out std_logic_vector(15 downto 0))。 行end dian。 實(shí)體結(jié)束architecture rtl of dian is 定義結(jié)構(gòu)體signal q: std_logic_vector(3 downto 0)。 signal counter:std_logic_vector(3 downto 0)。 列掃描計(jì)數(shù)器begin sel=q。p1:process(clk0,clr) begin 進(jìn)程開始if(clr=39。139。)then clr=1時(shí),清屏 counter=0000。 elsif(clk039。event and clk0=39。139。) then 上升沿有效if(counter1111)then 十六進(jìn)制,counter加到15后清零 counter=0000。 else counter=counter+39。139。end if。end if。end process p1。 進(jìn)程結(jié)束p2:process(counter)begincase counter is 列掃描計(jì)數(shù)器為不同值時(shí),將不同 時(shí)刻“電”的代碼送入相應(yīng)位置when 0000=line=x0000。q=0000。 電when 0001=line=x03f8。q=0001。when 0010=line=x0248。q=0010。when 0011=line=x0248。q=0011。when 0100=line=x0248。q=0100。when 0101=line=x0248。q=0101。when 0110=line=x7fff。q=0110。when 0111=line=x4248。q=0111。when 1000=line=x4248。q=1000。when 1001=line=x4248。q=1001。when 1010=line=x4248。q=1010。when 1011=line=x43f8。q=1011。when 1100=line=x4000。q=1100。when 1101=line=x4000。q=1101。when 1110=line=x7000。q=1110。when 1111=line=x0000。q=1111。when others=null。end case。end process p2。end rtl。(2) “電”清屏library ieee。 調(diào)用庫use 。 標(biāo)準(zhǔn)庫use 。 無標(biāo)志庫entity qp is 定義實(shí)體port(enable:in std_logic_vector(1 downto 0)。 四選一電路控制端clk0,clk1,clr:in std_logic。 時(shí)鐘信號 sel:out std_logic_vector(3 downto 0)。 列掃描 line:out std_logic_vector(15 downto 0))。 行end qp。 實(shí)體結(jié)束architecture rtl of qp is 定義結(jié)構(gòu)體signal q: std_logic_vector(3 downto 0)。 列掃描signal counter:std_logic_vector(3 downto 0)。 列掃描計(jì)數(shù)器begin sel=q。 q值給selp0:process(clk0,clr) begin 進(jìn)程開始if(clr=39。139。)then clr=1時(shí),清屏 q=0000。elsif(clk039。event and clk0=39。139。) then 上升沿有效if(q1111)then 十六進(jìn)制,加到15后清零 q=0000。else q=q+39。139。end if。end if。end process。 進(jìn)程結(jié)束P1:process (clk1,enable)begin if clk139。event and clk1=39。139。then
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
公安備案圖鄂ICP備17016276號-1