【正文】
1所示,另外管腳列圖中 CO是加計(jì)數(shù)進(jìn)位輸出端,當(dāng)加計(jì)數(shù)到最大計(jì)數(shù)值時(shí), CO 發(fā)出一個(gè)底電平; BO 為減計(jì)數(shù)借位輸出端,但減計(jì)數(shù)到零時(shí), BO發(fā)出一個(gè)底電平。 30進(jìn)制遞減計(jì)數(shù)器的預(yù)置數(shù)是 N=( 0011 0000) 8421BCD=(30)D,它的計(jì)數(shù)原理是,每當(dāng)?shù)臀挥?jì)數(shù)器的 BO端發(fā)出負(fù)跳變借位脈沖時(shí),高位計(jì)數(shù)器減 1計(jì)數(shù)。 CLR | UP DOWN | LOAD | A B C D | QA QB QC QD CO BO ||| 1 | X X | X | X X X X | 0 0 0 0 1 1 0 | X X | 0 | X X X X | A B C D 1 1 0 | POS 1 | 1 | X X X X | Count UP * * 0 | 1 POS | 1 | X X X X | Count Down * * 表 1 6 ( 3)控制電路 如 上 圖可以知道兩個(gè)與非門構(gòu)成的基本 RS觸發(fā)器,并控制 74ls161( 仿真用 74163 代替 ) 的使能端 ENP 和 ENT 從而達(dá)到暫停計(jì)時(shí)和繼續(xù)計(jì)時(shí)作用。 ( 4)譯碼顯示電路 譯碼和數(shù)碼顯示電路是將計(jì)數(shù)器的記時(shí)狀態(tài)直觀清晰地反映出來(lái) ,被人們的視覺器官所接受。 7 BI/RBO4RBI5LT3A7B1C2D6a13b12c11d10e9f15g14U17 4 L S 4 8BI/RBO4RBI5LT3A7B1C2D6a13b12c11d10e9f15g14U27 4 L S 4 8BI/RBO4RBI5LT3A7B1C2D6a13b12c11d10e9f15g14U37 4 L S 4 8V C CV C CV C CV C Cabfcg deDPY[LEDgn]1 2 3 4 5 6 7a b c d e f gD S 1D P Y _ 7 S E Gabfcg deDPY[LEDgn]1 2 3 4 5 6 7a b c d e f gD S 2D P Y _ 7 S E Gabfcg deDPY[LEDgn]1 2 3 4 5 6 7a b c d e f gD S 3D P Y _ 7 S E G 74ls48 譯碼器輸入 .出信號(hào) 和數(shù)碼管顯