freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于單片機的數(shù)字調(diào)頻收音機的畢業(yè)設計論文-在線瀏覽

2024-12-11 09:26本頁面
  

【正文】 單片機復位電路相關設計 要對單片機進行初始化操作必須進行復位操作 , 復位操作是 把高電平加到 復位管腳(RST)上,同時時間超過兩個機器周期以上,一般的手動操作的時間會超過兩個機器周期。 復位操作不僅能對系統(tǒng)進行正常的初始化還能擺脫程序運行時出現(xiàn)錯誤和系統(tǒng)處于死鎖的情況。 通俗來說電源就是能把以其它形式存在的能量轉變成電能的實驗裝置 。維持計算機正常的工作的電能都是電源提供的 。本系統(tǒng)電能來源是電源模塊提供 。要順利完成此次設計必須解決這個問題,最終的解決辦法就是給電路加上穩(wěn)壓芯片。 它的主要作用就是 12V 電源處理后給單片機正常使用 。 調(diào) 整 管基準電路啟動電路放 大電 路保 護電 路采樣電路U 1U 0 圖 5 集 成穩(wěn)壓器 7805 內(nèi)部結構 皖西學院 2020 屆本科畢業(yè)設計(論文) 7 方案中的電源電路組成部分分為: 7805 集 成穩(wěn)壓器、橋式整流電路 濾波電容和指示燈 。在 本 電路中, 調(diào)整管的主要組成元件是兩個三極管 , 三極管復合組成調(diào)整管。放大 倍數(shù)愈大,則穩(wěn)定性能愈好。 (3)基準電源 基準電源是否穩(wěn)定決定輸出電壓是否穩(wěn)定 。并且多應用在集成穩(wěn)壓器中。(5)啟動電路 啟動電路 的功能是在直流輸入電壓輸入的時候 , 確保 調(diào)整管 、放大電路、基準電源能夠獲得工作電流并正常的工作 , 集成穩(wěn)壓電路能夠正常工作 的時候自動斷開,沒及時斷開將會影響穩(wěn)壓電路的正常工作。 基于單片機的數(shù)字調(diào)頻收音機的設計 8 3 FM 芯片簡介 TEA5767 芯片簡介 關于 FM模塊的介紹如下。這個芯片采用 HVQFN40 封裝,這種封裝將具有全部的 FM 功能集成在一個大小不到 6*6平方米的小方塊上。一般設定為 3V。下面是 TEA5767 的具體引腳分布圖和應用結構圖: 圖 6 TEA5767 芯片引腳分布 表 格 1TEA5767 管腳定義 管腳 定義 管腳 定義 1 空腳 21 空腳 2 鎖相環(huán)輸出 22 左聲道輸出 3 本振 23 右聲道輸出 4 本振 24 軟靜音時間常數(shù) 5 本振電源 25 檢波輸出 6 數(shù)字地 26 基準 7 數(shù)字電源 27 中頻中心頻率調(diào)整時間常數(shù) 8 數(shù)據(jù)線 28 中頻限幅器退藕 1 9 時鐘線 29 中頻限幅退藕 2 10 空腳 30 空腳 11 三線讀寫控制 31 空腳 12 總線模式選擇 32 增益控制 皖西學院 2020 屆本科畢業(yè)設計(論文) 9 13 總線使能端 33 模擬地 14 軟口 1 34 模擬電源 15 軟口 2 35 射頻輸入 1 16 晶振 36 高頻地 17 晶振 37 射頻輸入 2 18 相位濾波 38 高放 AGC 時間常數(shù) 19 導頻低通濾波 39 鎖相環(huán)開關輸出 20 空腳 40 空腳 圖 7 TEA5767 應用結構框TEA576 有如下的特征: ( 1) 高敏捷、低噪聲、低電壓、低功耗的高頻放大器。 ( 3 ) 射頻可以自動增益控制,而且 LC 調(diào)諧振蕩器僅需要固定片裝電感。 基于單片機的數(shù)字調(diào)頻收音機的設計 10 ( 5) 參考時鐘有兩種方式產(chǎn)生: ( a) 通過振蕩器 ( 或 13MHz)產(chǎn)生。 ( 6) 集成鎖相環(huán)調(diào)諧系統(tǒng) ( 7) 獲取中頻技術其數(shù)值和高頻信號電平是通過 I2C 總線獲得,可以進行自動調(diào)諧。單片機和 TEA5767 之間有兩種通信方式,( 1)I2C 模式,( 2)三線模式,這里采用 I2C模式。 ( 1) 芯片寄存器地址格式如下表格 2 芯片寄存器地址 IC 地址 模式 1 1 0 0 0 0 R/非 W R/W=0 為讀模式; R/W=1 為寫模式 ( 2) 在寫模式下的 5 個數(shù)據(jù)字節(jié)的格式和各位的說明。 5 到 0 PLL[13:8] 設定用于搜索和預設的可編程頻率合成器。 表格 7 數(shù)據(jù)字節(jié) 3 字節(jié)格式 位 7(高位) 位 6 位 5 位 4 位 3 位 2 位 1 位 0(低位) SUD SSL1 SSL0 HLSI MS ML MR SWP1 皖西學院 2020 屆本科畢業(yè)設計(論文) 11 表格 8 數(shù)據(jù)字節(jié) 3 位描述 位號 符號 描述 7 SUD SUD的值為 1,增加頻率搜索; SUD的值為 0,減小 頻率搜索。 4 HLSI 高 /低充電電流切換: HLSI=1,高充電電流; HLSI=0,低充電電流。 2 ML 左聲道靜音: ML=1,左聲道靜音并置立體聲, ML=0,左聲道正常。 0 SWP1 軟件可編程端口 1: SWP1=1, 端口 1 高電平 ; SWP1=0, 端口 1 低電平。 6 STBY 等待: STBY值為 1,處于待機模式, STBY值為 0,退出待機模式。 4 XTAL 假如 XTAL值為 1,那么 fxta值一定為 ; 假如 XTAL值為 0,那么 fxtal值一定為 13MHz。 2 HCC 白電平切割: HCC值為 1,高電平切割打開, HCC值為 0,高電平切割關閉。 0 SI 搜索標志位: SI值為 1, SWPORT1 輸出準備好信號; SI值為 0, SWPORT1 作為軟件可編程端口 1 用。 6 DTC 如果 DTC值為 1,去加重時間常數(shù)為 75us; 如果 DTC值為 0,去加重時間常數(shù)為 50us。 ( 3) 在寫模式下 5個數(shù)據(jù)字節(jié)的說明。 6 BLF 波段制式: BLF值為 1,一個制式已經(jīng)符合; BLF 值為 0,沒有制式已經(jīng)符合 5 到 0 PLL[13: 8] 用于搜索和預設后的可編程頻率合成器設定結果。 位 7(高位) 位 6 位 5 位 4 位 3 位 2 位 1 位 0(低位) STEREO IF6 IF5 IF4 IF3 IF2 IF1 IF0 表格 18 數(shù)據(jù)字節(jié) 3 字節(jié)格式 位 7(高位) 位 6 位 5 位 4 位 3 位 2 位 1 位 0(低位) STEREO IF6 IF5 IF4 IF3 IF2 IF1 IF0 皖西學院 2020 屆本科畢業(yè)設計(論文) 13 表格 19 數(shù)據(jù)字節(jié) 3 位描述 位號 符號 描述 7 STEREO 立體聲標志位: STEREO值為 1,立體聲接收; STEREO值為 0,單聲道接 收。 表格 22 數(shù)據(jù)字節(jié) 5 字節(jié)格式 位 7(高位) 位 6 位 5 位 4 位 3 位 2 位 1 位 0(低位) 0 0 0 0 0 0 0 0 表( 22)數(shù)據(jù)字節(jié) 5 位描述 位號 符號 描述 7 到 0 預留為擴展用,由內(nèi)部置 0。設計中的 FM模塊是由金秋實生產(chǎn)的收音機模塊( 有完整的 B20C 封裝),外部僅有 10 個外接引腳,這樣帶來的好處就是我們只用關注芯片的外部引腳而不用去研究芯片的內(nèi)部結構,開發(fā)和應用都極其簡單方便。 圖 8 TEA5767 模塊引腳圖 基于單片機的數(shù)字調(diào)頻收音機設計 14 表 24TEA5767 引腳定義表 引腳號 符號 簡介 1 ANT 天線接口 2 MPX FM 解調(diào)器 MPX 信號輸出(置空) 3 R 右聲道輸出 4 L 左聲道輸出 5 GND 地 6 VCC 電源正極 7 WR 讀 /寫模式(僅三線控制有效) 8 MODE 總線模式選擇( 1 為三線模式; 0 為 I2C 模式) 9 CLK 總線時鐘線輸入 10 DATA 總線數(shù)據(jù)線輸入 /輸出 4 I2C 總線簡介 設計中 I2C( Inter IC Bus)總線是 PHLIPS 公司生產(chǎn)的串行總線,在通信控制領域廣泛的被應用,也是同步通信的特殊形式。通信線路包含數(shù)據(jù)線 SDA 和時鐘線 SCL 兩種雙向信號線??偩€上連接的任一元器件輸出為低電平,總線的信號都會變低,這樣各個器件的數(shù)據(jù)線和時鐘線都呈現(xiàn)與的關系。主機和其它器件間的數(shù)據(jù)進行傳送時是主機把數(shù)據(jù)發(fā)送到其他器件上,主機就是發(fā)射器。這樣容易造成混亂, I2C 總線會通過總線仲裁決定由具體一臺主機控制總線。在數(shù)據(jù)傳輸過程中, 先傳輸最高位( MSB),每個傳輸?shù)淖止?jié)后面設有一個應答位(那么一幀有 9 位)。假如從機應答了主機,但數(shù)據(jù)傳輸一段時間之后不能繼續(xù)接收更多數(shù)據(jù),從機通過不能接收第一個數(shù)據(jù)字節(jié)的‘非應答’方式告知主機 ,主機回應發(fā)送終止信號結束數(shù)據(jù)的繼續(xù)傳輸。從機的 “ 非應答 ” 實現(xiàn)這個信號。 I2C 總線上傳輸?shù)臄?shù)據(jù)信號包含地址信號還包含數(shù)據(jù)信號。主機產(chǎn)生終止信號代表數(shù)據(jù)傳輸?shù)慕Y束。 總線傳輸數(shù)據(jù)的過程中有三種組合方式: 基于單片機的數(shù)字調(diào)頻收音機的設計 16 ( 1) 由主機向從機傳輸數(shù)據(jù),數(shù)據(jù)的傳輸方向始終保持不變: S 從機地址 0 A 數(shù)據(jù) A 數(shù)據(jù) A/非 A P 說明:陰影部分代表的是主機向從機傳輸數(shù)據(jù),空白部分代表從機向主機傳輸數(shù)據(jù)。 A 代表應答, 非 A代表非應答(高電平)。 ( 2)主機在第一個字節(jié)后從從機讀數(shù)據(jù) S 從機地址 1 A 數(shù)據(jù) A 數(shù)據(jù) 非 A P ( 3)傳送過程中,需要改變數(shù)據(jù)傳輸?shù)姆较驎r,重復產(chǎn)生一次起始信號和從機地址,兩次的讀 /寫方向位反相。 D0 位定義為數(shù)據(jù)傳輸?shù)姆较蛭唬?D0=0 時,主機向從機寫數(shù)據(jù), D0=1 時,主機從從機讀數(shù)據(jù)。從機的地址分為固定部分和可編 寫部分。 設計中采用的單片機 AT89C52 沒有 I2C 總線接口,所以只能 通過模擬實現(xiàn) , I2C 總線的數(shù)據(jù)傳輸由軟件實現(xiàn)。為確保數(shù)據(jù)傳輸過程的可靠性, I2C 總線數(shù)據(jù)傳輸?shù)臄?shù)據(jù)時序有嚴格的要求??刂颇K的主要器件是單片 AT89C52,另外值得注意的就是在電源的輸入端加上去藕電容。 VCC 的數(shù)值為 3V,電容的作用是使系統(tǒng)的電源更加穩(wěn)定。 ANT10MPX9L8R7GND6VCC5W/R4MODE3CLK2SDA1U2TEA5767GNDR2310KR2210KSDACLKVCCGND104C8100UFC747UFC6R2410KL1100uHGNDVCCP2Plug 圖 13 TEA5767 模塊部分原理圖 ( 3) 功放模塊原理
點擊復制文檔內(nèi)容
環(huán)評公示相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1