freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

微機(jī)原理答疑題庫-展示頁

2025-04-03 01:55本頁面
  

【正文】 別:8086CPU 的外部數(shù)據(jù)總線有 16位,在一個(gè)總線周期內(nèi)可輸入/輸出一個(gè)字(16位數(shù)據(jù)),使系統(tǒng)處理數(shù)據(jù)和對(duì)中斷響應(yīng)的速度得以加快。12. 8088和 8086的比較 答:準(zhǔn)十六位的 8088CPU是繼 8086之后推出的,被暢銷全球的 IBM-PC 機(jī)選作 CPU,它與 8086CPU具有類似的體系結(jié)構(gòu)。 也就是說,我們有公式:PA=段地址*16+偏移地址11. 如何給 8086復(fù)位呢?答:在此引腳加上一個(gè)高電平脈沖,脈沖寬度大于等于 4個(gè)時(shí)鐘脈沖寬,而在初次接通電源時(shí)不能小于 50us寬,就會(huì)強(qiáng)制 8086進(jìn)行復(fù)位操作。在地址產(chǎn)生器中,先將段寄存器中存放的段地址(16 位)左移四位,然后再與偏移地址或邏輯地址(16 位)的內(nèi)容相加,就得到 20位的實(shí)際地址。另外,階碼和尾數(shù)用原碼表示。分別求出整數(shù)部分和小數(shù)部分的二進(jìn)制表示:12=0000000000001010B=所以, 的四字節(jié)定點(diǎn)數(shù)表示為 00000000000010101000000000000000B或 000C8000H9.求 解:要想求浮點(diǎn)數(shù)表示,首先應(yīng)確定浮點(diǎn)數(shù)的格式。解:0A5H=10100101B 各位取反,得 01011010B末位加 1得 01011011B=91D所以,0A5H 的真值為十進(jìn)制的91(注意,正數(shù)與負(fù)數(shù)是互補(bǔ)的關(guān)系)8.求 解:要想求定點(diǎn)數(shù)表示,首先應(yīng)確定定點(diǎn)數(shù)的格式。 請(qǐng)注意上面步驟中,PC 內(nèi)容自動(dòng)加 1這個(gè)操作,它并不是由某條指令控制的,它是由處理器內(nèi)固定邏輯決定的,正是這一操作,決定了處理器能按順序執(zhí)行整個(gè)程序。 執(zhí)行指令 1的過程 (1)CPU把 PC的內(nèi)容 01H送至 AR; (2)當(dāng) PC內(nèi)容送至 AR后,PC 內(nèi)容自動(dòng)加 1,變?yōu)?02H; (3)AR將地址信號(hào) 01H通過地址總線送到存儲(chǔ)器,經(jīng)地址譯碼后選中 01H單元; (4)CPU經(jīng)控制總線發(fā)出讀命令到存儲(chǔ)器; (5)所選中的 01H單元內(nèi)容 15H讀到數(shù)據(jù)總線 DB上; (6)通過 DB總線,把讀出的操作數(shù) 15H送到 DR; (7)因已知讀出的是操作數(shù),且指令要求選的累加器 A,放由 DR通過內(nèi)部數(shù)據(jù)總線進(jìn)入 A中。 答:取指令 1過程 (1)CPU將 PC的內(nèi)容 00H送至地址緩沖寄存器 AR; (2)當(dāng) PC內(nèi)容送入 AR后,PC 內(nèi)容自動(dòng)加 1,變?yōu)?01H; (3)AR將 00H地址信號(hào)通過地址總線送至存儲(chǔ)器,經(jīng)地址譯碼器譯碼,選中 00H單元; (4)CPU經(jīng)控制總線發(fā)出讀命令到存儲(chǔ)器; (5)所選中的 00H單元的內(nèi)容 3EH讀到數(shù)據(jù)總線 DB上; (6)讀出的內(nèi)容經(jīng)數(shù)據(jù)總線送至 CPU數(shù)據(jù)緩沖寄存器 DR; (7)因是取指令階段,讀出的必為操作碼,故 DR將它送至指令寄存器 IR,經(jīng)指令譯碼器 ID譯碼后,發(fā)出執(zhí)行這條指令所需要的各種控制命令。 控制總線(Control Bus 或 CB):控制總線是用來傳送各種控制信號(hào)的,這些信號(hào)是微處理器和其它芯片間相互提供狀態(tài)信息,或進(jìn)行相互控制的。按總線上所傳輸?shù)男畔㈩愋偷牟煌偩€又可分為三種:數(shù)據(jù)總線(Data Bus 或 DB): 數(shù)據(jù)總線是傳輸數(shù)據(jù)或代碼的一組通信線,其條數(shù)與處理器字長(zhǎng)相等。 外總線: 又稱通信總線。 內(nèi)總線: 又稱微計(jì)算機(jī)總線或板級(jí)總線,一般又稱微機(jī)系統(tǒng)總線。對(duì)此,我們?cè)诮o PC機(jī)安裝新的板卡時(shí)應(yīng)有體會(huì)3. 總線的分類. 答:按總線所處的位置不同,總線可分為四級(jí):片內(nèi)總線: 又稱芯片內(nèi)部總線,位于芯片內(nèi)部,由它實(shí)現(xiàn)芯片內(nèi)部各功能單元電路之間的相互連接。這種設(shè)計(jì)方式叫面向總線的設(shè)計(jì)方法,它大大減小了設(shè)計(jì)的工作量。 設(shè)計(jì)簡(jiǎn)化:在確定了總線的標(biāo)準(zhǔn)后,各功能部件都可以以此標(biāo)準(zhǔn)為依據(jù),分別進(jìn)行設(shè)計(jì)?!段C(jī)原理》答疑題庫1. 計(jì)算 21*12117/9的源程序.2. 答: MOV AL,21;將 21取出來MOV BL,17;將 17取出來MUL BL;計(jì)算 21*17MOV CX,AX;將結(jié)果暫存起來(得結(jié)果 1)MOV AX,117;將 117取出來MOV BL,13;將 13取出來DIV BL;計(jì)算 117/13(得結(jié)果 2)SUB CX,AX;將結(jié)果 1結(jié)果 2,得到最終結(jié)果HLT2. 采用總線結(jié)構(gòu)有什么優(yōu)點(diǎn)?答: 采用總線結(jié)構(gòu)后,計(jì)算機(jī)的主要功能部件就都掛在總線上,系統(tǒng)的各種信息都通過總線傳輸。相對(duì)于一些各部件隨機(jī)連線的電子產(chǎn)品,這種方式有很突出的優(yōu)點(diǎn):結(jié)構(gòu)簡(jiǎn)化:統(tǒng)一的總線連接,使系統(tǒng)的結(jié)構(gòu)清晰、簡(jiǎn)化。同時(shí),凡符合此標(biāo)準(zhǔn)的部件也都可以直接連接起來。 擴(kuò)充容易:采用總線結(jié)構(gòu)的計(jì)算機(jī),如果需要在系統(tǒng)中擴(kuò)充新的功能部件,相對(duì)較為容易,一般只需要將符合該總線標(biāo)準(zhǔn)的部件直接接入即可(當(dāng)然需考慮驅(qū)動(dòng)能力的問題)。 片總線: 又稱元件級(jí)總線或局部總線,是微計(jì)算機(jī)主板或單板微計(jì)算機(jī)上, 以 μP 芯片為核心,芯片與芯片間的連接總線。它用來實(shí)現(xiàn)微計(jì)算機(jī)系統(tǒng)中插件板與插件板間的連接。它用于系統(tǒng)之間的連接,完成系統(tǒng)與系統(tǒng)間的通信(如微計(jì)算機(jī)系統(tǒng)與微計(jì)算機(jī)系統(tǒng)之間,微計(jì)算機(jī)系統(tǒng)和儀器或其它電子設(shè)備之間)。 地址總線(Address Bus 或 AB): 地址總線是傳送地址信息的一組通信線,是微處理器用來尋址存儲(chǔ)器單元(或I/O 接口)用的總線。 。 指令經(jīng)澤碼后,判定是一條取操作數(shù)送累加器 A的指令,而操作數(shù)放在第二字節(jié),因而,執(zhí)行第一條指令,必須是取出第二字節(jié)中的操作數(shù)。至此,第一條指令執(zhí)行完畢,接著進(jìn)入第二條指令的取指階段。 56D的二進(jìn)制表示及二進(jìn)制數(shù) 10110110B的十進(jìn)制表示(結(jié)尾的字符 D表示十進(jìn)制數(shù),字符 B表示二進(jìn)制數(shù),字符 H表示十六進(jìn)制數(shù))解:56=1*2^5+1*2^4+1*2^3 所以 56D用一字節(jié)字符二進(jìn)制數(shù)表示即為 00111000B10110110B=1*2^7+1*2^5+1*2^4+1*2^2+1*2^1=182D–75D 的二進(jìn)制和 16進(jìn)制單字節(jié)補(bǔ)碼及雙字節(jié)補(bǔ)碼表示解:+75D 二進(jìn)制補(bǔ)碼=01001011B將 01001011各位取反,得 10110100B,末位加 1得 10110101B所以75D 單字節(jié)補(bǔ)碼=10110101B=0B5H其雙字節(jié)補(bǔ)碼可由將單字節(jié)補(bǔ)碼的最高位擴(kuò)展到高字節(jié)得到.即75D 雙字節(jié)補(bǔ)碼=1111111110110101B=0FFB5H(注意,對(duì)于 16進(jìn)制數(shù),若第一個(gè)數(shù)字是字母 A—F,則應(yīng)在前面加上 0)7.求補(bǔ)碼 0A5H的真值。假設(shè)我們用兩字節(jié)表示整數(shù)部分,兩字節(jié)表示小數(shù)部分,即用四字節(jié)表示該定點(diǎn)數(shù)。這里我們使用一種常用的三字節(jié)浮點(diǎn)數(shù)格式:第一字節(jié)為階碼,其中,最高位為數(shù)值的符號(hào),次高位為階的符號(hào);第二、三字節(jié)為尾數(shù),尾數(shù)必須大于等于 。根據(jù)以上格式規(guī)定,可得如下求法:=*16=*2^4所以:尾數(shù)= 階=4將尾數(shù)轉(zhuǎn)化為二進(jìn)制,得 =所以,原數(shù)的三字節(jié)浮點(diǎn)數(shù)表示為:000010001100100000000000B 或:04C800H10. 8086內(nèi)部的地址產(chǎn)生器是如何產(chǎn)生實(shí)際地址的? 答:由于指令指針和通用寄存器都是 16位,8086 為了產(chǎn)生 20位的地址(此地址稱為實(shí)際地址或物理地址PA(Physic Address),采用地址產(chǎn)生器這一個(gè)部件 。8086CPU 實(shí)際輸出的用于對(duì)存儲(chǔ)器尋址的地址就是這種 20位的實(shí)際地址。當(dāng)此復(fù)位脈沖回到低電平后,8086 就進(jìn)入正常工作模式。兩者的執(zhí)行部件 EU完全相同,其指令系統(tǒng),尋址能力及程序設(shè)計(jì)方法都相同,所以兩種 CPU完全兼容。而 8088 CPU的外部數(shù)據(jù)總線為 8位,在一個(gè)總線周期內(nèi)只能輸入/輸出一個(gè)字節(jié)(8 位數(shù)據(jù))。2.指令隊(duì)列容量的差別: 8086CPU 的指令隊(duì)列可容納 6個(gè)字節(jié),且在每個(gè)總線周期中從存儲(chǔ)器中取出 2個(gè)字節(jié)的指令代碼填入指令隊(duì)列,這可提高取指操作和其它操作的并行率,從而提高系統(tǒng)工作速度;而 8088CPU的指令隊(duì)列只能容納 4 個(gè)字節(jié),且在每個(gè)總線周期中只能取一個(gè)字節(jié)的指令代碼,從而增長(zhǎng)了總線取指令的時(shí)間,在一定條件下可能影響取指令操作和其它操作的并行率。(2)34號(hào)引腳的定義不同:在 8086中定義為 BHE信號(hào);而在 8088中定義為 SS0,它與 DT/R,IO/M 一起用作最小方式下的周期狀態(tài)信號(hào)。13. 8284A有兩種不同的連接方法。此時(shí),時(shí)鐘輸出實(shí)際上是外接的脈沖發(fā)生器產(chǎn)生的。  另一種方法更為常用,是利用一塊晶體作為振蕩元件,使用片內(nèi)的振蕩器產(chǎn)生時(shí)鐘輸出,這時(shí),需將晶體振蕩器連在 8284A的 X1和 X2兩端上,且須將 F/C接地。振蕩源頻率經(jīng) 8284A驅(qū)動(dòng)后,由 OSC端輸出,可供系統(tǒng)使用。 答:  (1)M/IO(Memory/Input and Output,輸出,三態(tài)) 存儲(chǔ)器/輸入輸出控制信號(hào):用于區(qū)分是訪問存儲(chǔ)器還是訪問 IO,被接至存儲(chǔ)器芯片或接口芯片的片選端。當(dāng) DMA時(shí),此線被置為浮空。在任何寫周期,WR 只在 T2,T3 和 Tw有效,在 DMA時(shí),此線被置為浮空。這里總線主控部件指的是能像 CPU一樣,能通過地址總線發(fā)出地址信號(hào),通過控制總線發(fā)出控制信號(hào),通過數(shù)據(jù)總線對(duì)存儲(chǔ)器或 I/O端口進(jìn)行訪問的部件。 當(dāng) 8086收到一個(gè)有效的 HOLD信號(hào)后,它在當(dāng)前的總線周期執(zhí)行完后,會(huì)同時(shí)使具有三態(tài)功能的地址/數(shù)據(jù)總線和控制總線處于浮空,從而使這些信號(hào)線與 8086處于隔離的狀態(tài)。8086 此時(shí)發(fā)出HLDA信號(hào),以通知發(fā)出 HOLD信號(hào)的總線主控部件。當(dāng)請(qǐng)求部件完成對(duì)總線的占用后,將把 HOLD信號(hào)變?yōu)榈碗娖?無效),CPU 收到無效信號(hào)后,也將 HLDA變?yōu)榈碗娖剑@時(shí),CPU 又恢復(fù)了對(duì)地址/數(shù)據(jù)總線和控制總線的占有權(quán)。   (4)HLDA(HOLD Acknowledge,輸出,高電平有效)總線保持應(yīng)答信號(hào) 是與 HOLD配合使用的聯(lián)絡(luò)信號(hào)。   (5)INTA(INterrupt Acknowledge,輸出,低電平有效)中斷響應(yīng)信號(hào)是在中斷響應(yīng)周期中由 CPU 對(duì)外設(shè)中斷請(qǐng)求作出的響應(yīng)。第一個(gè)負(fù)脈沖通知外設(shè)的接口,它發(fā)出的中斷請(qǐng)求已經(jīng)得到允許;第二個(gè)負(fù)脈沖期間,由外設(shè)接口往數(shù)據(jù)總線上放中斷類型碼,使 CPU得到有關(guān)該中斷請(qǐng)求的詳盡信息。   (7)DT/R(Data Transmit/Receive,輸出三態(tài))數(shù)據(jù)收發(fā)控制信號(hào) 是在系統(tǒng)使用類似 8286/8287 的數(shù)據(jù)緩沖器作為數(shù)據(jù)總線收發(fā)器時(shí),控制其數(shù)據(jù)傳送方向的。否則,進(jìn)行數(shù)據(jù)接收。   (8)DEN(Data Enable,輸出低電平有效,三態(tài))數(shù)據(jù)允許信號(hào) 是 8086提供給類似 8286/8287 的數(shù)據(jù)緩沖器的選通信號(hào),接至其 OE端,用于打開緩沖器的輸出三態(tài)門。在 DMA下,被置為浮空。34 號(hào)引腳只在總線周期的 T1狀態(tài)輸出,因此也需要進(jìn)行鎖存。對(duì) 8088來說,外部數(shù)據(jù)總線只用低 8位,因而不需要 BHE,34 號(hào)引腳被定義為 SS0,SS0 和 M/IO及DT/R組合起來,決定了當(dāng)前總線周期的操作,具體對(duì)應(yīng)關(guān)系如表 。 15. 最大方式下, 24~31 腳的控制線功能含義。8288 總線控制器依據(jù)這三個(gè)狀態(tài)信號(hào)產(chǎn)生訪問存儲(chǔ)器和 I/O 端口的控制命令。 表中的無源狀態(tài)是表示一個(gè)總線操作周期結(jié)束,而另一個(gè)新的總線周期還未開始的狀態(tài)。QSQS0 組合與隊(duì)列狀態(tài)的對(duì)應(yīng)關(guān)系見表 2-8。其功能類似于最小方式下的 HOLD與 HLDA兩信號(hào),即它們也是用于請(qǐng)求 8086處理器暫時(shí)出讓總線控制權(quán)的申請(qǐng)信號(hào)及 8086同意出讓控制權(quán)的響應(yīng)信號(hào)。注意,現(xiàn)在,CPU 脫離此狀態(tài),重新獲得總線控制權(quán)的條件是:總線請(qǐng)求設(shè)備通過同一個(gè)引腳再送來一個(gè)低電平脈沖。 兩個(gè)引腳功能相同,但當(dāng)兩者同時(shí)有請(qǐng)求時(shí),RQ/GT0 有更高優(yōu)先權(quán),即優(yōu)先輸出允許信號(hào)。 (4)LOCK( Lock,輸出,三態(tài))總線封鎖信號(hào)此信號(hào)線為低電平時(shí),表示 CPU要獨(dú)占總線使用權(quán)。在 LOCK前綴后面的一條指令執(zhí)行完后,便撤消了 LOCK信號(hào)。此外,在 8086的 2個(gè)中斷響應(yīng)脈沖之間, LOCK信號(hào)也自動(dòng)有效,以防其他的總線主控部件在中斷響應(yīng)過程中占有總線,而使一個(gè)完整的中斷響應(yīng)過程被間斷。這是,我們就有必要使用 LOCK信號(hào)及LOCK指令前綴。 答:當(dāng)系統(tǒng)中所用的存儲(chǔ)器或外設(shè)的工作速度較慢,不能在基本總線周期規(guī)定的四個(gè)狀態(tài)完成讀操作時(shí),它們將通過 8284A時(shí)鐘產(chǎn)生器給 CPU送一個(gè) READY=0信號(hào)。當(dāng)采到的READY=0時(shí)(表示未就緒),就會(huì)在 T3和 T4之間插入等待狀態(tài) Tw。Tw 可以為 1個(gè)或多個(gè)。在最后一個(gè)Tw,數(shù)據(jù)已出現(xiàn)在數(shù)據(jù)總線上,所以,Tw 等待狀態(tài)的作用是,延長(zhǎng) CPU讀寫內(nèi)存(或 I/O口)的時(shí)間,以便速度較慢的內(nèi)存(或 I/O口)芯片能在規(guī)定的總線周期的時(shí)間內(nèi),完成數(shù)據(jù)的存取,以實(shí)現(xiàn)與 CPU的正確接口。解: A”到G”的 ASCII碼分別是 41H到 47H,是一字節(jié)數(shù)據(jù),它們按順序存放于 10000H 開始的 7個(gè)單元。解: 對(duì)于字?jǐn)?shù)據(jù),8086 遵循高字節(jié)存放于高地址,低字節(jié)存放于低地址的原則。 地 址 內(nèi) 容20220H 68H20221H 12H20222H 32H20223H 0A1H20224H 30H20225H 36H顯然,以上存放方式為規(guī)則存放。,第一個(gè)是 56131274H,第二個(gè)是個(gè)雙字指針,其段地址是 3562H,偏移地址是 1330H,存儲(chǔ)在 1F000H開始的單元,并連續(xù)存放,請(qǐng)畫出存儲(chǔ)示意圖。另外,對(duì)于段地址加偏移地址的指針,8086 系統(tǒng)中是在
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1