freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

門電路和組合邏輯電路-展示頁

2025-01-27 20:36本頁面
  

【正文】 退出 章目錄 42/139 amp。A22B22E22amp。 1 0 0 A1 B1 總總線線amp。 控制端 導(dǎo)通 下一頁 返回 上一頁 退出 章目錄 39/139 邏輯符號 ? ? 0 高阻 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1 0 ?表示任意態(tài) 三態(tài)輸出 與非 門電路 三態(tài)輸出 與非 狀態(tài)表 A B E Y 功能表 輸出高阻 1?E0?EABY ?amp。 amp。 當(dāng)某一輸入端接 低電平 , 其余輸入端接高電平時,流出該輸入端的電流, 稱為低電平輸入電流 IIL(mA)。 扇出系數(shù) NO 平均傳輸延遲時間 tpd 2pd2pd1pdttt ?? TTL的 tpd 約為 10 ~ 40ns,此值愈小愈好。+5 VUIUOV V下一頁 返回 上一頁 退出 章目錄 34/139 (2)TTL“與非”門的參數(shù) 電壓傳輸特性 典型值 , ≥ 典型值 , ≤ 輸出高電平電壓 UOH 輸出低電平電壓 UOL 輸出高電平 電壓 UOH和輸出低電平電壓 UOL 下一頁 返回 上一頁 退出 章目錄 35/139 指一個 與非 門能帶同類門的最大數(shù)目,它表示帶負(fù)載的能力。ABC邏輯表達(dá)式 Y = A ? B ? C 0 0 0 10 0 1 11 0 1 11 1 0 11 0 0 10 1 1 10 1 0 11 1 1 0A B YC與非與非 邏輯狀態(tài)表邏輯狀態(tài)表與非與非 邏輯狀態(tài)表邏輯狀態(tài)表與非與非 邏輯狀態(tài)表邏輯狀態(tài)表下一頁 返回 上一頁 退出 章目錄 32/139 74LS 74LS00引腳排列示意圖 下一頁 返回 上一頁 退出 章目錄 33/139 (1) 電壓傳輸特性 輸出電壓 UO與輸入電壓 UI的關(guān)系。下面介紹集成 與非 門電路的工作原理、特性和參數(shù)。amp。1amp。 有 1 出 1 , 全 0 出 0 。 Y = A + B 邏輯表達(dá)式 或或 門門AB 1非非 門門1Y或或 門門 非非 門門0 00 1 01 1 001 01A B Y輸 入 輸出輸 入 或 非邏輯狀態(tài)表 Y≥≥ 1AB≥≥下一頁 返回 上一頁 退出 章目錄 25/139 BY1 1ABY2amp。ABamp。 Y=A+B 邏輯表達(dá)式 邏輯符號 AB Y≥≥11100 00 11 101或 門邏輯狀態(tài)表A B Y輸 入 輸出或 門邏輯狀態(tài)表輸 入 輸出下一頁 返回 上一頁 退出 章目錄 22/139 +UCC UBBARKRBRCYT3. 晶體管 非 門電路 截止 (2) 邏輯表達(dá)式 Y=A 0 1 (1) 電路 01 1 0 1 0 A Y 非 門邏輯狀態(tài)表 飽和邏輯符號1A Y邏輯符號下一頁 返回 上一頁 退出 章目錄 23/139 1. 與非 門電路 有 0 出 1 ,全 1 出 0 。 輸入 A、 B有一個為 1 , 輸出 Y 為 1 。 邏輯表達(dá)式 Y = A ? B 邏輯符號 amp。 輸入 A、 B 不全為 1 , 輸出 Y 為 0 。采用正邏輯。若。反之則稱。 門電路主要有: 與 門、 或 門、 非 門、 與非 門、 或非 門、 異或 門等。高電平和低電平都不是一個固定的數(shù)值 , 而是有一定的變化范圍。 邏輯表達(dá)式 Y = A + B 0 0 0 1 1 1 1 1 0 1 1 0 A B 狀態(tài)表 下一頁 返回 上一頁 退出 章目錄 15/139 +RYA2 2 0 V?3. 非 邏輯關(guān)系 非 邏輯關(guān)系是否定或相反的意思。 邏輯表達(dá)式 Y = A ? B 1. 與 邏輯關(guān)系 與 邏輯關(guān)系是指當(dāng)決定某事件的條件全部具備時,該事件才發(fā)生。 下面通過例子說明邏輯電路的概念及 與、或、非 的意義。 門電路的輸入和輸出之間存在一定的邏輯關(guān)系 (因果關(guān)系 ),所以門電路又稱為 邏輯門電路 。 A0. 9 A0. 5 A0. 1 AtptrtfT0+3V 0? 3V0+3V 0? 3V下一頁 返回 上一頁 退出 章目錄 12/139 基本門電路及其組合 邏輯門電路是數(shù)字電路中最基本的邏輯元件。 正脈沖: 脈沖躍變后的值比初始值高。 例:將十進(jìn)制數(shù) 轉(zhuǎn)換成八進(jìn)制數(shù)。 凈小數(shù)部分的轉(zhuǎn)換采取乘 2取整法,直到滿足規(guī)定的位數(shù)為止。 例如將十進(jìn)制數(shù) ()10 轉(zhuǎn)換成二進(jìn)制數(shù)。 十六進(jìn)制數(shù)可轉(zhuǎn)換為十進(jìn)制數(shù),例如: ()16 = 3?161+ B?160 + 6?16?1 +14 ? 16?2 ? ()10 2. 十進(jìn)制數(shù)轉(zhuǎn)換為任意進(jìn)制數(shù) (1) 十 ?二進(jìn)制轉(zhuǎn)換 十進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)分整數(shù)和凈小數(shù)兩部分進(jìn)行。 二進(jìn)制數(shù)可轉(zhuǎn)換為十進(jìn)制數(shù),例如: ()2 = 1?25+1?24+0?23+1?22+0?21+1?20+ 0?21 +1?22 = ()10 (3) 八進(jìn)制 八進(jìn)制有 0 ~ 8 八個數(shù)碼,基數(shù)是 8, 計數(shù)規(guī)則為 “逢八進(jìn)一” 。十進(jìn)制的基數(shù) (底數(shù) )是 10 。整數(shù)部分從低位至高位每位的權(quán)依次為: 100、 101 、 10 …。在數(shù)字電路中常用的數(shù)制有十進(jìn)制、二進(jìn)制、八進(jìn)制和十六進(jìn)制。 下一頁 返回 上一頁 退出 章目錄 6/139 數(shù)制 在數(shù)字體制中,常用的是十進(jìn)制 , 它有 0~ 9十個數(shù) 碼,計數(shù)規(guī)則為 “ 逢十進(jìn)一 ” 。數(shù)字電路和模擬電路都是電子技術(shù)的重要基礎(chǔ)。 在數(shù)字電路中,晶體管一般工作在截止區(qū)和飽和區(qū) ,起開關(guān)的作用。 ttuuttuu三角波信號三角波信號正弦波信號正弦波信號下一頁 返回 上一頁 退出 章目錄 4/139 數(shù)字信號 (也稱脈沖信號 ): 在時間上和數(shù)值上都是不連續(xù)變化的,即 是一種躍變信號,并且持續(xù)時間短暫。 如整流電路、放大電路等,注重研究的是輸入和輸出信號間的大小及相位關(guān)系。下一頁 返回 上一頁 退出 章目錄 2/139 第 20章 門電路和組合邏輯電路 數(shù)制和脈沖信號 基本門電路及其組合 邏輯代數(shù) CMOS門電路 TTL門電路 組合邏輯電路的分析和設(shè)計 加法器 編碼器 譯碼器和數(shù)字顯示 數(shù)據(jù)分配器和數(shù)據(jù)選擇器 應(yīng)用舉例 下一頁 返回 上一頁 退出 章目錄 3/139 模擬信號 數(shù)字信號 電子電路中的信號 模擬信號: 在時間上或數(shù)值上連續(xù)變化的信號。 處理模擬信號的電路稱為模擬電路 。 在模擬電路中 , 晶體管通常工作在放大區(qū)。 處理數(shù)字信號的電路稱為數(shù)字電路 ,它注重研究的是輸入、輸出信號之間的邏輯關(guān)系。 矩形波矩形波t矩形波矩形波尖頂波尖頂波t尖頂波尖頂波下一頁 返回 上一頁 退出 章目錄 5/139 前面幾章討論的都是模擬電路,后面幾章將討論的是數(shù)字電路。 數(shù)字電路的廣泛應(yīng)用和高度發(fā)展,標(biāo)志著現(xiàn)代電子技術(shù)的水準(zhǔn),電子計算機(jī)、數(shù)字式儀表、數(shù)字化通 信以及繁多的數(shù)字控制裝置等都是以數(shù)字電路為基礎(chǔ)。 數(shù)制和脈沖信號 1. 常用數(shù)制 數(shù)制是計數(shù)進(jìn)位制的簡稱。 (1) 十進(jìn)制 各個數(shù)碼處于十進(jìn)制數(shù)的不同數(shù)位時 , 所代表的數(shù)值不同 , 即不同數(shù)位有不同數(shù)位的“位權(quán)”值。 小數(shù)部分從高位至低位每位的權(quán)依次為: 10?1 、 10– 2 、 10– 3 、 … 。 如: () 10=1?102+2?101+3?100+4?10?1+5?10?2 下一頁 返回 上一頁 退出 章目錄 7/139 (2) 二進(jìn)制 二進(jìn)制有 0 和 1 兩個數(shù)碼,基數(shù)是 2,計數(shù)規(guī)則為 “逢二進(jìn)一” 。 八進(jìn)制數(shù)可轉(zhuǎn)換為十進(jìn)制數(shù),例如: ()8 = 3 ? 81 + 2 ? 80 + 4 ? 8?1 = ()10 下一頁 返回 上一頁 退出 章目錄 8/139 (4) 十六進(jìn)制 十六進(jìn)制有 0 ~ 9, A(10) , B(11) , C(12) , D(13) ,E(14) , F(15)十六個數(shù)碼,基數(shù)是 16,計數(shù)規(guī)則為 “逢十六進(jìn)一” 。 整數(shù)部分的轉(zhuǎn)換采取除 2取余法,直到商為零 為止。 下一頁 返回 上一頁 退出 章目錄 9/139 ……………… 余數(shù) 1 (d0) ……………… 余數(shù) 1 (d1) ……………… 余數(shù) 0 (d2) ……………… 余數(shù) 1 (d3) ……………… 余數(shù) 1 (d4) 2 27 2 13 2 6 2 3 2 1 0 整數(shù)部分的轉(zhuǎn)換 (除 2取余法,直到商為零 為止。 ? 2 = …… 整數(shù) 0 (d?1) ? 2 = …… 整數(shù) 1 (d?2) ? 2 = …… 整數(shù) 0 (d?3) ? 2 = …… 整數(shù) 1 (d?2) ? 2 = …… 整數(shù) 1 (d?5) ? 2 = …… 整數(shù) 0 (d?6) ()10 =(d4d3 ) = ()2 下一頁 返回 上一頁 退出 章目錄 10/139 (2) 十 ?八進(jìn)制轉(zhuǎn)換 十進(jìn)制數(shù) 二進(jìn)制數(shù) 將二進(jìn)制數(shù)整數(shù)部分從低位開始每 3位劃為一組; 將小數(shù)部分從高位開始每 3位劃為一組。 ()10 = ()8 (0 1 1 0 1 1 . 0 1 0 1 1 0 )2 ( 3 3 . 2 6 )8 (3) 十 ? 十六進(jìn)制轉(zhuǎn)換 (0 0 0 1 1 0 1 1 . 0 1 0 1 1 0 0 0)2 ( 1 B . 5 8 )16 ()10 = ()16 下一頁 返回 上一頁 退出 章目錄 11/139 脈沖幅度 A 脈沖上升沿 tr 脈沖周期 T 脈沖下降沿 tf 脈沖寬度 tp 脈沖信號的部分參數(shù): 實際的矩形波 脈沖信號 脈沖信號有正和負(fù)之分。 負(fù)脈沖: 脈沖躍變后的值比初始值低。 所謂門就是一種開關(guān),它能按照一定的條件去控制信號通過或不通過。 邏輯門電路的基本概念 基本邏輯關(guān)系為 與 、 或 、 非 三種。 下一頁 返回 上一頁 退出 章目錄 13/139 設(shè)開關(guān)斷開、燈不亮用邏輯 0 表示 , 開關(guān)閉合、燈亮用 邏輯 1 表示。 0 0 0 1 0 1 1 1 0 1 0 0 A B Y 狀態(tài)表 2 2 0 V+?Y B A 下一頁 返回 上一頁 退出 章目錄 14/139 BY2 2 0 VA+?2. 或 邏輯關(guān)系 或 邏輯關(guān)系是指當(dāng)決定某事件的條件之一具備時 ,該事件就發(fā)生。 邏輯表達(dá)式 Y = A 狀態(tài)表 1 0 1 A Y 0 下一頁 返回 上一頁 退出 章目錄 16/139 由電子電路實現(xiàn)邏輯運算時,它的輸入和輸出信號都是用電位 (或稱電平 ) 的高低表示的。 門電路是用以實現(xiàn)邏輯關(guān)系的電子電路,與前面所講過的基本邏輯關(guān)系相對應(yīng)。 分立元器件基本邏輯門電路 基本門電路及其組合 下一頁 返回 上一頁 退出 章目錄 17/139 1 0 0V UCC 高
點擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1