freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于單片機的信號產(chǎn)生電路的設(shè)-文庫吧資料

2025-07-03 19:30本頁面
  

【正文】 際電路測量時由于實驗環(huán)境的干擾也會對輸出波形有一些影響,這些影響主要是使輸出波形產(chǎn)生寄生的高頻雜波,具體表現(xiàn)就是使輸出波形質(zhì)量變壞,波形邊厚。但是基本上是符合設(shè)計要求的。本系統(tǒng)設(shè)計簡單、性能較好,在經(jīng)后只要加以適當?shù)母慕涂删哂幸欢ǖ膶嵱眯?。波形圖如圖58所示。波形圖如圖57所示。波形圖如圖56所示。波形圖如圖55所示。當仿真時,由于存在一定的系統(tǒng)誤差,波形效果不是很好。但從仿真波形上可以看出輸出波形的頻率大致與程序中的設(shè)置吻合。對于上述問題的解決辦法是:改變仿真電路的參數(shù)或著換用版本較高的仿真軟件。其中鋸齒波、三角波以及正弦波的輸出誤差較大,方波波形較為理想。仿真圖如圖54所示。仿真圖如圖53所示。仿真圖如圖52所示。仿真圖如圖51所示。除了語法差錯和邏輯差錯外,當確認程序沒問題時,通過直接加載到protues軟件電路中進行仿真。5 延時子程序流程圖如圖46所示。4 方波程序流程圖如圖45所示。3 正弦波程序流程圖 如圖44所示。2 三角波程序流程圖如圖43所示。1 鋸齒波流程圖 如圖42所示。圖41 主程序流程圖本軟件設(shè)計過程中主要實現(xiàn)利用按鍵來控制不同波形的輸出,當按鍵1按下時,函數(shù)發(fā)生器就輸出鋸齒波;當按鍵2按下時,函數(shù)發(fā)生器就輸出三角波;當按鍵3按下時,函數(shù)發(fā)生器就輸出正弦波;當按鍵4按下時,函數(shù)發(fā)生器就輸出方波。顯示波形模塊是利用DAC0832的8位特點,把波形的數(shù)據(jù)以8位數(shù)據(jù)的形勢送進CPU中,只要一按鍵就能顯示波形。軟件設(shè)計上,根據(jù)功能分了幾個模塊編程。界面友好,易寫易操作。使其DAC0832能夠正常工作。Vout一般用于8到12bit的D/A芯片的基準電壓。輸出電壓:+/25Mv輸入電壓范圍:輸出電流:10Ma因為輸出是固定的,所以電路很簡單。(C)MC1403工作原理管腳功能如圖39所示 圖39 MC1403管腳圖MC1403是低壓基準芯片。由于LM324四運放電路具有電源電壓范圍寬,靜態(tài)功耗小,可但電源使用,價格低廉等優(yōu)點,因此被廣泛應(yīng)用在各種電路中。兩個信號輸入端中,“”為反相輸入端,表示運放輸出端OUT的信號與該輸入端的為相反;“+”為同相輸入端,表示運放輸出端OUT的信號與輸入端的相位相同。他的內(nèi)部包含四組形式完全相同的運算放大器,除電源共用外,四組運放相互獨立。則D/A轉(zhuǎn)換器的總輸出電壓為:VOUT2= [(R3/R2) VOUT1+(R3/R1)] VREF設(shè)R1=R3=2R R2=R,則 VOUT2=(2VOUT1+VREF)DAC0832主要是用于波形的數(shù)據(jù)的傳送,是本題目電路中的主要芯片。圖36 D/A轉(zhuǎn)換器雙極性輸出電路圖36中,運算放大器A2的作用是把運算放大器A1的單向輸出電壓轉(zhuǎn)換成雙向輸出電壓。8 位輸入寄存器用于存放主機送來的數(shù)字量,使輸入數(shù)字量得到緩沖和鎖存,由加以控制;8位DAC寄存器用于存放待轉(zhuǎn)換的數(shù)字量,由加以控制;8位D/A轉(zhuǎn)換器輸出與數(shù)字量成正比的模擬電流;由與門、非與門組成的輸入控制電路來控制2個寄存器的選通或鎖存狀態(tài)。根據(jù)以上分析,我們的課題選擇了單緩沖方式使用方便,程序簡單,易操作。單緩沖方式具有適用于只有一路模擬信號輸出或幾路模擬信號非同步輸出的情形的優(yōu)點,但是電路線路連接比較簡單。一般情況下為了簡化接口電路,可以把WR2和XFER直接接地,使第二級8位DAC寄存器的輸入端到輸出端直通,只有第一級8位輸入寄存器置成可選通、可鎖存的單緩沖輸入方式。(8) DGND:數(shù)字量地。(6) Vcc:芯片供電電壓,范圍為(+5~ 15)V。(5) VREF:參考電壓輸入端,此端可接一個正電壓,也可接一個負電壓,它決定0至255的數(shù)字量轉(zhuǎn)化出來的模擬量電壓值的幅度,VREF范圍為(+10~10)V。(3) IOUT2:模擬電流輸出端2, IOUT2與IOUT1的和為一個常數(shù),即IOUT1+IOUT2=常數(shù)。(A)DAC0832芯片原理①管腳功能介紹(如圖35所示)圖35 DAC0832管腳圖(1) DI7~DI0:8位的數(shù)據(jù)輸入端,DI7為最高位。P0口與DAC0832的DI0DI7數(shù)據(jù)輸入端相連。在掉電模式下,保存RAM的內(nèi)容并且凍結(jié)振蕩器,禁止所用其他芯片功能,直到下一個硬件復(fù)位為止。在閑置模式下,CPU停止工作。在芯片擦操作中,代碼陣列全被寫“1”且在任何非空存儲字節(jié)被重復(fù)編程以前,該操作必須被執(zhí)行。因此,如果系統(tǒng)復(fù)位電路或晶振電路有故障,就會出現(xiàn)仿真器方式工作正常,而用戶方式不工作的現(xiàn)象,這是許多初學(xué)者常遇到的問題。此時程序的執(zhí)行由仿真器控制,復(fù)位電路不起作用,系統(tǒng)時鐘也經(jīng)常設(shè)置為仿真器產(chǎn)生,此時用戶的晶振也不起作用。89S52 圖34 89S52的復(fù)位電路關(guān)于CPU的復(fù)位電路應(yīng)當注意,在調(diào)試單片機程序時有兩種工作方式。設(shè)計一個復(fù)位電路,當系統(tǒng)滿足某一條件時自動產(chǎn)生一個復(fù)位信號。設(shè)置一個復(fù)位按鈕,當操作者按下按鈕時產(chǎn)生一個復(fù)位信號。ⅰ 上電復(fù)位。復(fù)位信號結(jié)束后,CPU從程序存儲器“0000H”處開始執(zhí)行程序。10)pF使用陶瓷濾波器時,C1=C2=40(177。圖33 89S52的時鐘脈沖圖3-3中:J一般為石英晶體,其頻率由系統(tǒng)需要和器件決定,在頻率穩(wěn)定度要求不高時也可以使用陶瓷濾波器。有兩種方式可以向89S52提供時鐘脈沖:一是外部時鐘方式,即使用外部電路向89S52提供始終脈沖,見圖33(a);二是內(nèi)部時鐘方式,即使用晶振由89S52內(nèi)部電路產(chǎn)生時鐘脈沖。 RXD(串行輸入口); TXD(串行輸出口); /INT0(外部中斷0); /INT1(外部中斷1); T0(記時器0外部輸入); T1(記時器1外部輸入); /WR(外部數(shù)據(jù)存儲器寫選通); /RD(外部數(shù)據(jù)存儲器讀選通);P3口同時為閃爍編程和編程校驗接收一些控制信號。作為輸入,由于外部下拉為低電平,P3口將輸出電流(ILL)這是由于上拉的緣故。P3口:P3口管腳是8個帶內(nèi)部上拉電阻的雙向I/O口,可接收輸出4個TTL門電流。在給出地址“1”時,它利用內(nèi)部上拉優(yōu)勢,當對外部八位地址數(shù)據(jù)存儲器進行讀寫時,P2口輸出其特殊功能寄存器的內(nèi)容。這是由于內(nèi)部上拉的緣故。P2口:P2口為一個內(nèi)部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個TTL門電流,當P2口被寫“1”時,其管腳被內(nèi)部上拉電阻拉高,且作為輸入。P1口管腳寫入1后,被內(nèi)部上拉為高,可用作輸入,P1口被外部下拉為低電平時,將輸出電流,這是由于內(nèi)部上拉的緣故。在FIASH編程時,P0 口作為原碼輸入口,當FIASH進行校驗時,P0輸出原碼,此時P0外部必須被拉高。當P1口的管腳第一次寫1時,被定義為高阻輸入。XTAL2:來自反向振蕩器的輸出。在FLASH編程期間,此引腳也用于施加12V編程電源(VPP)。/EA/VPP:當/EA保持低電平時,則在此期間外部程序存儲器(0000HFFFFH),不管是否有內(nèi)部程序存儲器。在由外部程序存儲器取指期間,每個機器周期兩次/PSEN有效。如果微處理器在外部執(zhí)行狀態(tài)ALE禁止,置位無效。此時, ALE只有在執(zhí)行MOVX,MOVC指令是ALE才起作用。然而要注意的是:每當用作外部數(shù)據(jù)存儲器時,將跳過一個ALE脈沖。在平時,ALE端以不變的頻率周期輸出正脈沖信號,此頻率為振蕩器頻率的1/6。ALE/PROG:當訪問外部存儲器時,地址鎖存允許的輸出電平用于鎖存地址的低位字節(jié)。RST:復(fù)位輸入。VCC:供電電壓。其工作原理為當分別按下四個按鍵中的任一個按鍵就會分別出現(xiàn)方波、鋸齒波、三角波、正弦波,并且有四個發(fā)光二極管分別作為不同的波形指示燈。:系統(tǒng)框圖如圖31所示。除了具有標準AT80S52的數(shù)字外設(shè)部件之外,片內(nèi)還集成了數(shù)據(jù)采集和控制系統(tǒng)中常用的模擬部件和其他數(shù)字外設(shè)及功能部件。它把構(gòu)成計算機的中央處理器CPU、存儲器、寄存器、I/O接口制作在一塊集成電路芯片中
點擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1