freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

單片機(jī)原理與應(yīng)用課程設(shè)計(jì)溫度控制系統(tǒng)-文庫吧資料

2025-07-02 12:23本頁面
  

【正文】 SETB SCL LCALL S_NOP SETB SDA LCALL S_NOP RET 。I2C總線通訊開始 LCALL S_NOP SETB SDA LCALL S_NOP SETB SCL LCALL S_NOP CLR SDA LCALL S_NOP CLR SCL RET 。 MOV SD_JG,5 SETB SD SETB SD_KG MOV TMOD,01H MOV TH0,3CH MOV TL0,0B0H SETB EA SETB ET0 SETB TR0LOOP: LCALL DISP LCALL KEY_SCAN JZ LOOP LCALL TZ_TEMP AJMP LOOP。寫數(shù)據(jù)地址 LCALL WRITE LCALL W_START MOV A,0A1H 。當(dāng)前地址讀 MOV A,0A0H 。***********************************MAIN: MOV DPTR,TAB MOV SP,5FH 。采集數(shù)據(jù)暫存SD EQU SD_KG EQU XS_IO EQU P0KEY_IO EQU P2。*************************************WX EQU DX EQU AD_CS EQU AD_CLK EQU AD_DO EQU RELAY EQU SDA EQU SCL EQU TEMP EQU 30HTEMP_S EQU 31HSD_JG EQU 32H 。難點(diǎn),EEPROM的讀寫。 第三章 項(xiàng)目設(shè)計(jì)一、設(shè)計(jì)電路圖 二、程序設(shè)計(jì)19。R/W為芯片讀寫控制位,該位為0,表示芯片進(jìn)行寫操作。其中A2,A1,A0可編程地址選擇位。當(dāng)WP管腳連接到Vss 或懸空允許器件進(jìn)行正常的讀/寫操作結(jié)構(gòu)與尋址AT24C02的存儲容量為2Kb,內(nèi)容分成32頁,每頁8B,共256B,操作時(shí)有兩種尋址方式:芯片尋址和片內(nèi)子地址尋址。如果只有一個(gè)AT24C02被總線尋址,這三個(gè)地址輸入腳(A0、AA2 )可懸空或連接到Vss,如果只有一個(gè)AT24C02被總線尋址這三個(gè)地址輸入腳(A0、AA2 )必須連接到Vss。 A0、AA2 器件地址輸入端這些輸入腳用于多個(gè)器件級聯(lián)時(shí)設(shè)置器件地址,當(dāng)這些腳懸空時(shí)默認(rèn)值為0。AT24C02串行時(shí)鐘輸入管腳用于產(chǎn)生器件所有數(shù)據(jù)發(fā)送或接收的時(shí)鐘,這是一個(gè)輸入管腳。數(shù)據(jù)傳送是由產(chǎn)生串行時(shí)鐘和所有起始停止信號的主器件控制的。管腳名稱 功能 A0、AA2 器件地址選擇 SDA 串行數(shù)據(jù)、地址 SCL 串行時(shí)鐘 WP 寫保護(hù) VCC+~ VSS 地 功能描述AT24C02支持I2C,總線數(shù)據(jù)傳送協(xié)議I2C,總線協(xié)議規(guī)定任何將數(shù)據(jù)傳送到總線的器件作為發(fā)送器。該器件通過IIC總線接口進(jìn)行操作,有一個(gè)專門的寫保護(hù)功能。 四、AT24C02芯片概述AT24C02是一個(gè)2K位串行CMOS E2PROM, 內(nèi)部含有256個(gè)8位字節(jié),CATALYST公司的先進(jìn)CMOS技術(shù)實(shí)質(zhì)上減少了器件的功耗。 DTSVRM: DATA SAVERAM .RETTLC 549 片型小, 采樣速度快, 功耗低, 價(jià)格便宜, 控制簡單。 等待1. 4??s, nop 數(shù)根據(jù)晶振情況選擇。MOV R0, 00H 。CLR P1. 0 。 初始化:SETB P1. 2 。與51 系列單片機(jī)的接口如圖3 所示。若要在特定的時(shí)刻采樣模擬信號,應(yīng)使第8 個(gè)I/O CLOCK 時(shí)鐘的下降沿與該時(shí)刻對應(yīng),因?yàn)樾酒m在第4 個(gè)I/ O CLOCK 時(shí)鐘下降沿開始采樣, 卻在第8個(gè)I/O CLOCK 的下降沿開始保存。 若CS 為高時(shí)出現(xiàn)一次有效低電平, 則將使引腳重新初始化, 從而脫離原轉(zhuǎn)換過程。第8 個(gè)I/ O CLOCK 后, CS 必須為高, 或I / O CLOCK 保持低電平, 這種狀態(tài)需要維持36 個(gè)內(nèi)部系統(tǒng)時(shí)鐘周期以等待保持和轉(zhuǎn)換工作的完成。( 4) 最后, 片上采樣保持電路在第8 個(gè)I / OCLOCK 周期的下降沿將移出第8( DDD0 )個(gè)轉(zhuǎn)換位。( 3)接下來的3 個(gè)I /O CLOCK 周期的下降沿將摘要: T LC54TLC549 是采用LinCMOSTM 技術(shù), 以開關(guān)電容逐次逼近原理工作的8 位串行A/ D芯片。內(nèi)部電路在測得CS 下降沿后,再等待兩個(gè)內(nèi)部時(shí)鐘上升沿和一個(gè)下降沿后, 然后確認(rèn)這一變化, 最后自動將前一次轉(zhuǎn)換結(jié)果的最高位( D7) 位輸出到DAT A OU T 端上。這種CS 控制作用允許在同時(shí)使用多片T LC54TLC 549 時(shí),共用I/ O CLOCK, 以減少多路( 片) A/ D 并用時(shí)的I / O 控制端口。其工作時(shí)序如圖2 所示。采用差分參考電壓高阻輸入, 抗干擾, 可按比例量程校準(zhǔn)轉(zhuǎn)換范圍, VREF 接地, VREF + VREF 1V, 可用于較小信號的采樣。具有4MHz 片內(nèi)系統(tǒng)時(shí)鐘和軟、硬件控制電路, 轉(zhuǎn)換時(shí)間最長17??s, TLC548 允許的最高轉(zhuǎn)換速率為45 500 次/ s, T LC549 為40 000次/ s。NTC熱敏電阻器在室溫下的變化范圍在10O~1000
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1