【正文】
74LS30和七段共陽極數(shù)碼管。此外,74LS30的輸出端還得接74LS47的數(shù)碼熄滅控制端BI。由于“或”門74LS32的一個輸入端仍是高電平,所以74LS373的LE還保持高電平,選手可以按搶答開關;當八個選手中的一個人搶先按下開關Si時,對應的Di端為低電平,Qi端也為低電平,74LS30的輸出為高電平,經(jīng)過“非”門74LS04,使得74LS32的輸出為低電平,控制端LE為低電平,74LS373執(zhí)行鎖存功能;此時如果再有按鍵按下,鎖存器的輸出也不會發(fā)生變化,保證了不會出現(xiàn)第二次按鍵時的輸入信號,確保了搶答者的優(yōu)先性。電路的工作過程是:主持人開關為S,它接高電位的時候清零,經(jīng)過“或”門74LS32使74LS373的LE為高電平,74LS373輸出不鎖定;開關S1~S8鍵沒有按下時,74LS373的輸入全部為高電平,74LS373相應的輸出端也為高電平,這時8輸入“與非”門74LS30的輸出為低電平,經(jīng)過非門74LS04后變?yōu)楦唠娖?,然后?4LS32。74LS373內(nèi)含帶三態(tài)輸出的D鎖存器,每個鎖存器有一個數(shù)據(jù)輸入端D和數(shù)據(jù)輸出端Q;鎖存器允許控制LE和輸出允許控制OE為8個鎖存器公用。報警發(fā)生電路主要選用了555定時器來實現(xiàn)該電路的功能。編碼、譯碼、顯示電路我選用8線3線八進制優(yōu)先編碼器74LS144位二進制全加器74LS84線七段譯碼/驅(qū)動芯片74LS47和七段共陽極數(shù)碼管。然后把整個系統(tǒng)劃分為四個部分,分別為:搶答器輸入電路、編碼、譯碼、顯示電路、倒計時電路、報警發(fā)聲電路。當有有人搶答之后又有別的人搶答,則無效;當計時時間到但仍然無人搶答時,報警發(fā)聲電路發(fā)聲,同時搶答電路和定時電路停止工作。當有了第一輪的搶答之后,搶答信號用編碼、譯碼和顯示電路顯示出搶答者的編號,定時電路中的數(shù)碼顯示管顯示選手的搶答時間。在得到第一個信號之后應該立即將電路輸入鎖存,不管其他組的搶答是否有效。第二章 搶答器總體設計(一) 設計思路本篇論文的重要目的是準確地判斷出來第一個搶答選手的編號并且將其編號進行鎖存。 (5)在規(guī)定的時間之內(nèi)參賽選手們進行搶答,當有選手搶答成功時,搶答有效,并且系統(tǒng)發(fā)出聲音,定時器停止倒計時工作,數(shù)碼顯示器上顯示出選手搶答問題成功的時間和搶答選手所對應的編號,一直保存到主持人將系統(tǒng)清零為止。 (4)搶答器有設置搶答時間的功能,并且能夠讓主持人設置搶答問題的時間(如30s)。 (3)這個搶答器要有鎖定存儲和顯示搶答時間、選手編號的功能。(二)設計任務 (1)該搶答器可以讓八個小組或八名選手參加競賽,有八個按鍵按鈕S1~S8。隨著數(shù)字電路技術的發(fā)展,數(shù)字搶答器產(chǎn)生了,它容易擴展,可靠性高,集成度高,而且費用低,功能更加多樣,是一種高效能的產(chǎn)品。當今社會隨著科學技術的不斷進步和創(chuàng)新,搶答器的制作也更加的精準和精巧,人們擺脫了花費很多元件來僅實現(xiàn)用指示燈和一些電路來實現(xiàn)簡單的搶答功能,使第一個搶答的參賽者的編號能經(jīng)由數(shù)碼管顯示出來,從而避免不公平的現(xiàn)象發(fā)生。搶答器使比賽能夠更加得公平,讓人們都積極參與進來。搶答器的應用范圍比較廣,主要運用于各種常識、知識性的智力比賽當中,參加比賽的選手進行搶答,然后由第一個搶答成功的選手來回答問題。例如現(xiàn)代測量技術中的數(shù)字測量儀表,比傳統(tǒng)的模擬測量儀表功能高,精度高,數(shù)字測量儀表更容易實現(xiàn)測量的智能化和自動化。對應的,數(shù)字邏輯電路也在持續(xù)地發(fā)展和演變,從以前的單一邏輯設計發(fā)展成為了三個部分,一是中、小規(guī)模集成器件(硬件邏輯設計);二是軟件組裝的LSI和VSI(軟件邏輯設計,如微處理器、單片機等);三是二者優(yōu)點都具備的專用的集成電路(ASIC)設計。s society, there are many intelligence petition,In order to be fair game,Then we need to be able to accurately d