freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

微機接口實驗報告(參考版)

2025-07-24 04:09本頁面
  

【正文】 通過此次實驗,對8259A的認(rèn)識更加深刻,能夠利用Vhdl語言設(shè)計簡單的中斷優(yōu)先權(quán)分析器,對8259A的工作方式,操作指令字,以及編程都有了不少認(rèn)識,對接口課程的學(xué)習(xí)有了實踐上的幫助。五、實驗體會關(guān)于本次實驗,對于第一個的地址譯碼器,不是很清楚原理,片選信號和控制信號的作用以及為什么需要脈沖才能進行譯碼,都是不知道的,應(yīng)該是上課沒有認(rèn)真聽講的緣故,在老師的指導(dǎo)下才成功的做出了結(jié)果。 end process。 ISR = 011。 IR7 = 39。 IR6 = 39。 IR5 = 39。 IR4 = 39。 IR3 = 39。 IR2 = 39。 IR1 = 39。 IR0 = 39。 ISR = 000。 IR7 = 39。 IR6 = 39。 IR5 = 39。 IR4 = 39。 IR3 = 39。 IR2 = 39。 IR1 = 39。 IR0 = 39。 ISR = 111。 IR7 = 39。 IR6 = 39。 IR5 = 39。 IR4 = 39。 IR3 = 39。 IR2 = 39。 IR1 = 39。 IR0 = 39。 ISR = 100。 IR7 = 39。 IR6 = 39。 IR5 = 39。 IR4 = 39。 IR3 = 39。 IR2 = 39。 IR1 = 39。 IR0 = 39。 No clocks detected in port list. Replace clock below with appropriate port name BEGIN Instantiate the Unit Under Test (UUT) uut: MY8259A PORT MAP ( IR0 = IR0, IR1 = IR1, IR2 = IR2, IR3 = IR3, IR4 = IR4, IR5 = IR5, IR6 = IR6, IR7 = IR7, ISR = ISR, INT = INT )。)。 signal ISR : std_logic_vector(2 downto 0) := (others = 39。 signal IR7 : std_logic := 39。 signal IR6 : std_logic := 39。 signal IR5 : std_logic := 39。 signal IR4 : std_logic := 39。 signal IR3 : std_logic := 39。 signal IR2 : std_logic := 39。 signal IR1 : std_logic := 39。 Inputs signal IR0 : std_logic := 39。 INT : OUT std_logic )。 IR7 : IN std_logic。 IR5 : IN std_logic。 IR3 : IN std_logic。 IR1 : IN std_logic。 ENTITY test ISEND test。USE 。end Behavioral。 end PROCESS。039。139。 END IF。 MORE1 = 39。139。) then A := 111 。 ELSIF (IR7 = 39。 MORE1 = 39。139。139。) then A := 101 。 ELSIF (IR5 = 39。 MORE1 = 39。139。139。) then A := 011 。 ELSIF (IR3 = 39。 MORE1 = 39。139。139。) then A := 001 。 ELSIF (IR1 = 39。 MORE1 = 39。139。begin PROCESS(IR0,IR1,IR2,IR3,IR4,IR5,IR6,IR7) VARIABLE A :STD_LOGIC_VECTOR (2 downto 0)。end MY8259A。 ISR : in STD_LOGIC_VECTOR (2 downto 0)。 IR6 : in STD_LOGIC。 IR4 : in STD_LOGIC。 IR2 : in STD_LOGIC。entity MY8259A is Port ( IR0 : in STD_LOGIC。 Unment the following library declaration if instantiating any Xilinx primitives in this code.library UNISIM。use 。例如,8路中斷為0001100,ISR設(shè)置為011,顯然不能發(fā)生中斷響應(yīng),即INT的值為0;如果8路中斷為00000010,那么優(yōu)先級比ISR高,就會發(fā)生中斷響應(yīng),同等優(yōu)先級不能發(fā)生中斷響應(yīng)
點擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1