freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

單片機(jī)溫度控制系統(tǒng)中英文翻譯資料-單片機(jī)(參考版)

2025-01-23 08:00本頁面
  

【正文】 編程接口: 采用控制信號的正確組合可對 FLASH 閃速存儲陣列中的每一代碼字節(jié)進(jìn)行寫入和存儲器的整片擦除,寫操作周期是自身定時的,初始 化后它將自動定時到操作完成。 ( 032H) =FFH 聲明為 12V 編程電壓。讀簽名字節(jié)的過程和單元 030H、 031H和 032H的正常校驗相仿,只需將 和 保持低電平,返回值意義如下: ( 030H) =1EH 聲明產(chǎn)品由 ATMEL 公司制造。 讀片內(nèi)簽名字節(jié): at89s52 單片機(jī)內(nèi)有 3個簽名字節(jié), 地址為 030H、031H 和 032H。證實加密位的完成通過觀察它們的特點和能力。 程序校驗 :如果加密位 LB LB2 沒有進(jìn)行編程,則代碼數(shù)據(jù)可通過地址和數(shù)據(jù)線讀回原編寫的數(shù)據(jù)。 READY/^BUSY: 字節(jié)編程的進(jìn)度可通過“ RDY/^BSY”輸出信號監(jiān)測,編程期間, ALE 變?yōu)楦唠娖健?H”后 (RDY/^BSY)端 電平被拉低,表示正在編程狀態(tài)(忙狀態(tài))。 數(shù)據(jù)查詢 : at89s52 單片機(jī)用數(shù)據(jù)查詢方式來檢測一個寫周期是否結(jié)束,在一個寫周期中,如需要讀取最后寫入的那個字節(jié),則讀出的數(shù)據(jù)的最高位( )是原來寫入字節(jié)最高位的反碼。 5. 每對 FLASH 存儲陣列寫入一個字節(jié)或每寫入一個程序加密位,加上一個 ALE/^PROG 編程脈沖,改變編程單元的地址和寫入的數(shù)據(jù),重復(fù) 1— 5步驟,直 到全部文件編程結(jié)束。 3. 激活相應(yīng)的控制信號。 編程方法: 編程前,需按表 圖 3和圖 4 所示設(shè)置好地址,數(shù)據(jù)及控制信號, at89s52 編程方法如下: 1. 在地址線上加上要編程單元的地址信號。 AT89S52 單片機(jī)中,有些屬于低電壓編程方式,而有些則是高電平編程方式,用戶可從芯片上的型號和讀取芯片內(nèi)的簽名字節(jié)獲得該信息,見下表。 FLASH 閃速存儲器的編程 : at89s52 單片機(jī)內(nèi)部有 4K 字節(jié)的 FLASH PEROM,這個 FLASH 存儲陣列出廠時已處于擦除狀態(tài)(即所有存儲單元的內(nèi)容均為 FFH),用戶隨時可對其進(jìn)行編程。為使單片機(jī)能正常工作,被鎖存的 EA 電平值必須與該引腳當(dāng)前的邏輯電平一致。退出掉電模式的唯一方法是硬件復(fù)位,復(fù)位后將重新定義全部特殊功能寄存器但不改變 RAM 中的內(nèi)容,在 VCC 恢復(fù)到正常工作電平前,復(fù)位應(yīng)無效,且必須保持一定時間以使振蕩器重啟動并穩(wěn) 定工作。為了避免可能對端口產(chǎn)生以外寫入,激活空閑模式的那條指令后一條指令不應(yīng)該是一條對端口或外部存儲器的寫入指令。程序會首先響應(yīng)中斷,進(jìn)入中斷服務(wù)程序,執(zhí)行完中斷服務(wù)程序并僅隨終端返回指令,下一條要執(zhí)行的指令就是使單片機(jī)進(jìn)入空閑模式那條指令后面的一條指令??臻e模式可由任何允許的中斷請求或硬件復(fù)位終止。 空閑模式 : 在空閑工作模式狀態(tài), CPU 保持睡眠狀態(tài)而所有片內(nèi)的外設(shè)仍保持激活狀態(tài),這種方式由軟件產(chǎn)生。采用外部時鐘的電路如圖 5 右所示。對外接電容 C C2 雖然沒有十分嚴(yán)格的要求,但電容容量的大小會輕微影響振蕩頻率的高低、振蕩器的穩(wěn)定性、起振的難易程度及溫度穩(wěn)定性,如果使用石英晶體,我們推薦電容使用30PF+10PF,而如使用陶瓷諧振器建議選擇 40PF+10PF。這個放大器與作為反饋的片外石英晶體或陶瓷諧振器一起構(gòu)成自激振蕩器,振蕩電路參見圖 5。 XTAL2: 振蕩器反相放大器的輸出端。 如 EA 端為高電平(接 VCC 端), CPU 則執(zhí)行內(nèi)部程序存儲器中的指令。需注意的是 。 EA/VPP:外部訪問允許。 ^PSEN:程序存儲允許( ^PSEN)輸出是外部程序存儲器的讀選通信號,當(dāng) at89s52 由外部程序存儲器取指令(或數(shù)據(jù))時,每個機(jī)器周期兩個 ^PSEN 有效,即輸出兩個脈沖。該外置位后,只要一條 MOVX 和 MOVC 指令A(yù)LE 才會被激活。 對 flash 存儲器編程期間,該引腳還用于輸入編程脈沖( ^PROG)。即使不訪問外部存儲器,ALE 仍以時鐘振蕩頻率的 1/6 輸出固定的正脈沖信號,因此它可對外輸出時鐘或用于定時目的。當(dāng)振蕩器工作時, RST 引腳出現(xiàn)兩個機(jī)器周期以上高電平將使單片機(jī)復(fù)位。 P3 口除了作為一般的 I/O 口線外,更重要的用途是它的第二功能,如下表所示: P3 口還接收一些用于flash 閃速存儲器編程和程序校驗的控制信號。對 P3 口寫入“ 1”時,他們被內(nèi)部上拉電阻拉高并可作為輸出口。 P3 口: P3 口是一組帶有內(nèi)部上拉電阻的 8 位雙向 I/O 口。在訪問 8位地址的外部數(shù)據(jù)存儲器(如執(zhí)行 MOVX RI 指令)時, P2口線上的內(nèi)容(也即特殊功能寄存器( SFR)區(qū)中 R2 寄存器的內(nèi)容),在整個訪問期間不改變。對端口寫“ 1”,通過內(nèi)部地山拉電阻把端口拉到高電平,此時可作為輸 出口,作輸出口使用時,因為內(nèi)部存在上拉電阻,某個引腳被外部信號拉低時會輸出一個電流( Iil)。做輸出口使用時,因為內(nèi)部存在上拉電阻,某個引腳被外部信號拉低時會輸出一個電流( Iil) . Flash 編程和程序校驗期間, P1 接受低 8位地址。 P1 口: P1 是一個帶內(nèi)部上拉電阻的 8 位雙向 I/O 口, P1的輸出緩沖級可驅(qū)動(吸收或輸出電流) 4個 TTL 邏輯門電路。作為輸出口用時,每位能吸收電流的方式驅(qū)動 8 個邏輯門電路,對端口寫“ 1”可 作為高阻抗輸入端用。掉電方式保存 RAM 中的內(nèi)容,但振蕩器停止工作并禁止其它所有部件工作直到下一個硬件復(fù)位。同時,at89s52 可降至 0HZ 的靜態(tài)邏輯操作,并支持兩種軟件可選的節(jié)電工作模式。英文原文 Description The at89s52 is a lowpower, highperformance CMOS 8bit microputer with 4K bytes of Flash Programmable and Erasable Read Only Memory (PEROM) and 128 bytes RAM. The device is manufactured using Atmel’s high density nonvolatile memory technology and is patible with the industry standard MCS51? instruction set and pinout. The chip bines a versatile 8bit CPU with Flash on a monolithic chip, the Atmel at89s52 is a powerful microputer which provides a highly flexible and cost effective solution to many embedded control applications. Features: ? Compatible with MCS51? Products ? 4K Bytes of InSystem Reprogrammable Flash Memory ? Endurance: 1,000 Write/Erase Cycles ? Fully Static Operation: 0 Hz to 24 MHz ? ThreeLevel Program Memory Lock ? 128 x 8Bit Internal RAM ? 32 Programmable I/O Lines ? Two 16Bit Timer/Counters ? Six Interrupt Sources ? Programmable Serial Channel ? Low Power Idle and Power Down Modes The at89s52 provides the following standard features: 4K bytes of Flash, 128 bytes of RAM, 32 I/O lines, two 16bit timer/counters, a five vector twolevel interrupt architecture, a full duplex serial port, onchip oscillator and clock circuitry. In addition, the at89s52 is designed with static logic for operation down t
點擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1