freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

20xx-20xx年計算機組成原理_復(fù)習(xí)大綱-wenkub.com

2025-10-25 12:01 本頁面
   

【正文】 2020 年 ,是深入開展學(xué)習(xí)實踐科學(xué)發(fā)展觀 ,應(yīng)對國際金融危機挑戰(zhàn) ,振奮精神攻堅克難的重要之年,同時,也是建國 60 周年。我支部堅持預(yù)防為主,加強全體黨員的黨性鍛煉和黨性修養(yǎng),以宗旨教育為主攻方向,進一步提高黨員干部艱苦奮斗、廉政勤政、潔身自愛的自覺性,強化黨員干部的法制意識,增強黨員干部廉潔自律意識,同時我們還積極支持監(jiān)察部門的監(jiān)察工作,促進我部門的黨風(fēng)廉政建設(shè)。全年共撰寫調(diào)研報告 11 篇。在業(yè)務(wù)工作十分繁重的情況下,財務(wù)管理人員嚴(yán)格規(guī)章制度要求,師、團兩級工會都實行了預(yù)算管理,效果比較理想。今年 11 月至 12 月份,已舉 辦了三期基層工會主席培訓(xùn)班,參加的農(nóng)牧團場基層連隊工會主席共 190 多人。一年來,先后召開基層工會群眾性經(jīng)濟技術(shù)交流會、工作重點工作現(xiàn)場會、職工自營經(jīng)濟現(xiàn)場會、沼氣建設(shè)現(xiàn)場會、科技之冬現(xiàn)場會等各種會議和培訓(xùn),先后組織基層單位工會干部、承包職工進行自營經(jīng)濟、豐產(chǎn)攻關(guān)、科技之冬等現(xiàn)場觀摩、交流活動達20 多次。 二、圍繞師黨委中心工作,全力開展好工會各項業(yè)務(wù)工作 今年,工會黨支部緊緊圍繞師黨委的中心工作大局,從維護、建設(shè)、教育、參與四項職能出發(fā),切實履行部門工作職能,充分發(fā)揮作用,積極投身全師三個文明建設(shè),以作為求地 位,以實績求發(fā)展,開拓創(chuàng)新,求真務(wù)實,使部門各項業(yè)務(wù)工作取得了新的進展,工作總結(jié)《工會黨支部工作總結(jié)》。 。繼續(xù)認真做好對入黨積極分子的培養(yǎng)教育和考察、引導(dǎo)工作。全年共召開民主生活會 2 次,均取得了良好效果,大家普遍反映心更近了,關(guān)系更融洽了,工作氛圍更加和諧了,團隊的力量更加強大了。 一、努力加強黨支部的思想建設(shè)、組織建設(shè)和作風(fēng)建設(shè) :在工會全體黨員中繼續(xù)深入學(xué)習(xí)鄧小平理論和 “ 三個代表 ” 的重要思想。 每一種 外圍設(shè)備 , 都是在它自己的設(shè)備控制器控制下進行工作,而設(shè)備控制器則 通過適配器和主機連接 , 并受主機控制。 (3)控制電路,它向存儲介質(zhì)發(fā)送數(shù)據(jù)或從存儲介質(zhì)接受數(shù)據(jù)。除了 CPU和主存外,計算 機系統(tǒng)的每一部分都可作為一個外圍設(shè)備來看待。 一個適配器必有兩個接口: 一是和系統(tǒng)總線的接口, CPU和適配器的數(shù)據(jù)交換一定的是并行方式; 二是和外設(shè)的接口,適配器和外設(shè)的數(shù)據(jù)交換可能是并行方式,也可能是串行方式。為此必須劃分時間片,以便在不同的時間間隔中完成傳送地址和傳送數(shù)據(jù)的任務(wù)。并行傳送一般采用電位傳送。 在串行傳送時,被傳送的數(shù)據(jù)需要在發(fā)送部件進行并--串變換,這稱為 拆卸 ;而在接收部件又需要進行串--并變換,這稱為 裝配 。 總線接口 信息的傳送方式 計算機系統(tǒng)中,傳輸信息采用三種方式: 串行傳送 、 并行傳送 和 分時傳送 。 在 DMA 方式中,外設(shè)與存儲器間直接交換數(shù)據(jù)而不經(jīng)過 CPU,從而減輕了 CPU對數(shù)據(jù)輸入輸出的控制,而 “ 通道 ” 方式進一步提高了 CPU 的效率。 【例 1】 (1)某總線在一個總線周期中并行傳送 4個字節(jié)的數(shù)據(jù),假設(shè) 一個總線周期等于一個總線時鐘周期,總線時鐘頻率為 33MHz,則總線帶寬是多少 ? (2)如果一個總線周期中并行傳送 64 位數(shù)據(jù),總線時鐘頻率升為 66MHz,則總線帶寬是多少 ? [解 ] 總線的連接方式 在許多單處理器的計算機中,使用一條單一的系統(tǒng)總線來連接 CPU、主存和 I/O設(shè)備,叫做單總線結(jié)構(gòu)。 一個單處理器系統(tǒng)中的總線,大致分為三類: (1)內(nèi)部總線 : CPU內(nèi)部連接各寄存器及運算部件之間的總線。在微程序控制器中,時序信號比較簡單,一般采用 節(jié)拍電位 節(jié)拍脈沖 二級體制。 從 空間 上來說,如果取出的代碼是指令,那么一定送往指令寄存器,如果取出的代碼是數(shù)據(jù),那么一定送往運算器。 時序產(chǎn)生器和控制方式 時序信號的作用和體制 時序信號 CPU 中一個類似 “ 作息時間 ” 的東西,使計算機可以準(zhǔn)確、迅速、有條不紊地工作。 ADD執(zhí)行指令過程為: 1從內(nèi)存中讀取操作數(shù); 2操作數(shù)與累加 器相加后,存入累加器。 本屏演示的是 五 條 典型 指令 組成的程序:假設(shè)當(dāng)前程序計數(shù)器為 20(八進制)。這樣,下一條指令將不從 25單元讀出,而是從內(nèi)存 21單元開始讀出并執(zhí)行,從而改變了程序原先的執(zhí)行順序。 CPU把指令寄存器的地址碼部分 21送到程序計數(shù)器,代替原先的 25。 NOP指令可用來調(diào)機之用。 注意 在這個操作之后,累加器中仍然保留和數(shù) 6,而存儲器 40 號單元中原先的內(nèi)容被沖掉。 在執(zhí)行階段的第一個 CPU周期 中, CPU完成的動作是把指令寄存器中地址碼部分的形式地址 40裝到地址寄存器。 存數(shù)指令的指令周期 STA指令的指令周期由三個 CPU周期組成,請參看 CAI演示。在此階段, CPU完成如下動作: (1)把地址寄存器中的操作數(shù)的地址 (30)發(fā)送到地址總線上。后兩個周期是指令的執(zhí)行階段。 : 本屏演示的是直接訪內(nèi)指令的指令周期:一條直接訪內(nèi)指令完成需要三個 CPU周期。 第二個周期, CPU則執(zhí)行相應(yīng)操作。 下圖示出了采用定長 CPU周期的指令周期示意圖。 指令周期 : CPU從內(nèi)存取出一條指令并執(zhí)行這條指令的時間總和。 除此之外,狀態(tài)條件寄存器還保存中斷和系統(tǒng)工作狀態(tài)等信息,以便使 CPU和系統(tǒng)能及時了解機器運行狀態(tài)和程序運行狀態(tài)。當(dāng)使用多個累加器時,就變成通用寄存器堆結(jié)構(gòu),其中任何一 個可存放源操作數(shù),也可存放結(jié)果操作數(shù)。其功能是:當(dāng)運算器的算術(shù)邏輯單元 ALU)執(zhí)行算術(shù)或邏輯運算時,為 ALU提供一個工作區(qū)。同樣,如果我們把外圍設(shè)備的設(shè)備地址作為像內(nèi)存的地址單元那樣來看待,那么,當(dāng) CPU和外圍設(shè)備交換信息時,我們同樣使用 地址寄存器和數(shù)據(jù)緩沖寄存器。因此程序計數(shù)器的結(jié)構(gòu)應(yīng)當(dāng)是具有寄存信息和計數(shù)兩種功能的結(jié) 構(gòu)。當(dāng)執(zhí)行指令時, CPU將自動修改 PC 的內(nèi)容,以便使其保持的總是將要執(zhí)行的下一條指令的地址。操作碼一經(jīng)譯碼后,即可向操作控制器發(fā)出具體操作的特定信號。指令劃分為操作碼和地址碼字段,由二進制數(shù)字組成。 ( DR) 數(shù)據(jù)緩沖寄存器用來暫時存放由內(nèi)存儲器讀出的一條指令或一個數(shù)據(jù)字;反之,當(dāng)向內(nèi)存存入一條指令或一個數(shù)據(jù)字時,也暫時將它們存放在數(shù)據(jù)緩沖寄存器中。 CPU中的主要寄存器 在 CPU中至少要 有六類寄存器。程序計數(shù)器PC,為了保證程序能夠連續(xù)的執(zhí)行下去, CPU必須具有某些手段來確定下一條指令的地址,而程序計數(shù)器 PC正是起到這種作用。 間接尋址方式是早期計算機中經(jīng)常采用的方式,但由于兩次訪存,影響指令執(zhí)行速度,現(xiàn)在已不大使用。 第六章 總線系統(tǒng) 22 采用直接尋址方式時,指令字中的形式地址 D就是操作數(shù)的有效地址 E,既 E= D。這種方式的特點是指令執(zhí)行時間很短,不需要訪問內(nèi)存取數(shù)。 因此,尋址過程就是把操作數(shù)的形式地址,變換為操作數(shù)的有效地址的過程。指令系統(tǒng)中的各種條件轉(zhuǎn)移或無條件轉(zhuǎn)移指令,就是為了實現(xiàn)指令的跳躍尋址而設(shè)置的。所謂跳躍,是指下條指令的地址碼不是由程序計數(shù)器給出,而是由本條指令給出。 序?qū)ぶ贩绞? 指令地址在內(nèi)存中按順序安排,當(dāng)執(zhí)行一段程序時,通常是一條指令接一條指令的順序執(zhí)行。機器執(zhí)行寄存器 寄存器型指令的速度很快,因為執(zhí)行這類指令,不需要訪問內(nèi)存。同樣,A1, A2, A3可以是內(nèi)存中的單元地址,也可以是運算器中通用寄存器的地址。 (AC) OP (A) AC OP表示操作性質(zhì);( AC)表示累加寄存器 AC中的數(shù);( A)表示內(nèi)存中地址為 A的存儲單元中的數(shù)或運算器中地址為 A的通用寄存器中的數(shù); → 表示把操作(運算)結(jié)果傳送到指定的地方。 一般的操作數(shù)有被操作數(shù)、操作數(shù)及操作結(jié)果這三種數(shù),因而就形成了三地址指令格式。 第六章 總線系統(tǒng) 20 不同的指令用操作碼字段的不同編碼來表示,每一種編碼代表一種指令。 指令格式 操作碼 指令字(簡稱指令)即表示一條指令的機器字。 高級語言與計算機的硬件結(jié)構(gòu)及指令系統(tǒng)無關(guān),在編寫程序方面比匯編語言優(yōu)越。 計算機能夠直接識別和執(zhí)行的唯一語言是二進制語言,但人們采用符號語言或高級語言編寫程序。 低級語言與硬件結(jié)構(gòu)的關(guān)系 計算機語言具有高級語言和低級語言之分。 計算機組成原理 19 第四章 指令系統(tǒng) 指令系統(tǒng)的發(fā)展與性能要求 指令系統(tǒng)的發(fā)展 計算機的程序是由一系列的指令組成的,指令就是要計算機執(zhí)行某種操作的命令。這種算法保護了剛拷貝到 cache中的新數(shù)據(jù)行,有較高的命中率。這種算法將計數(shù)周期限定在對這些特定行兩次替換之間的間隔時間內(nèi),不能嚴(yán)格反映近期訪問情況。 第六章 總線系統(tǒng) 18 ★ 最不經(jīng)常使用 (LFU)算法 LFU 算法將一段時間內(nèi)被訪問次數(shù)最少的那行數(shù)據(jù)換出。而塊在組中的排放又有一定的靈活性,沖突減少。如圖, B0、 B4到 B252可以存入 Cache的 S0 組的任意一行中。因此適合大容量 cache采用。 cache的行號 i和主存的塊號 j有如下函數(shù)關(guān)系: i=j mod m ( m為 cache中的總行數(shù)) 直接映射方式的示意圖演示 : 計算機組成原理 17 本屏演示的是直 接相聯(lián)映射的 Cache組織,示意圖中 Cache為 8行,主存為 256塊,主存的每一塊只可映射到 Cache特定一行中。 地 址映射方式有全相聯(lián)方式、直接方式和組相聯(lián)方式三種 主存中一個塊的 地址與塊的內(nèi)容一起存于 cache的行中,其中塊地址存于 cache行的標(biāo)記部分中。命中率 h與程序的行為、 cache的容量、組織方式、塊的大小有關(guān)。由始終管理 cache使用情況的硬件邏輯電路來實現(xiàn) LRU替換算法 : 增加 cache的目的,就是在性能上使主存的平均讀出時間盡可能接近 cache的讀出時間。它是 為了解決 CPU和主存之間速度不匹配而采用的一項重要技術(shù) : CPU 與 cache 之間的數(shù)據(jù)交換是以字為單位,而 cache與主存之間的數(shù)據(jù)交換是以塊為單位。 計算機組成原理 15 只讀存儲器和閃速存儲器 只讀存儲器 只讀存儲器簡稱 ROM,它只能讀出,不能寫入。 圖 (a) 集中刷新方式 分散式刷新: 把一個存儲系統(tǒng)周期 tc分為兩半,周期前半段時間 tm用來讀 /寫操作或維持信息,周期后半段時間 tr作為刷新操作時間。 DRAM存儲器 動態(tài) MOS存儲器采用 “ 讀出 ” 方式進行刷新。一個機器字可以包含數(shù)個字節(jié),所以一個存儲單元也可包含數(shù)個能夠單獨編址的字節(jié)地址。主存儲器,貌似半導(dǎo)體性質(zhì), 存放運行 時的程序和數(shù)據(jù) 。 ★ 按信息的可保存性分 非永久記憶的存儲器:斷電后信息即消失的存儲器。 存儲器中最小的存儲單位就是一個雙穩(wěn)態(tài)半導(dǎo)體電路或一個 CMOS 晶體管或磁性材料的存儲元,它可存儲一個二進制代碼 。 在三總線結(jié)構(gòu)中, ALU 的兩個輸入端分別由兩條總線供給,而 ALU 的輸出則和第三條總線相連。當(dāng)結(jié)果出現(xiàn)在單總線上時,由第三個傳送動作把加法的結(jié)果選通到目的寄存器。 設(shè)有兩數(shù) x 和 y : x = x 0x 1? x n y = y 0y 1? y n 若 x 和 y 的 邏輯異為 z : x ⊕ y = z = z 0z 1z 2? z n 則 z i= x i⊕ y i, (i= 0, 1, 2, ? , n) [例 24] x = 10101011, y = 11001100, 求 x ⊕ y 。 [解: ] 對兩數(shù)進行邏輯乘,就是按位求它們的 “ 與 ” ,所以邏輯乘又稱 “ 邏輯與 ” ,常用記號 “ ∧ ” 或 “ 邏輯非也稱 求反 。 數(shù)用補碼表示時,減法運算的公式為 [x - y ]補 = [x ]補 - [y ]補 = [x ]補 + [- y ]補 () 其中: [- y ]補 =- [y ]補 從 [y ]補 求 [- y ]補 的法則是:對 [y ]補 包括符號位 ”求反且最末位加 1”,即可得到 [- y ]補 。 補碼加法的公式是 [x ]補 + [y ]補 = [x + y ]補 (mod 2) () [例 8] x = , y = ,求 x + y 。 數(shù) 據(jù) 偶校驗編碼C 奇校驗編碼C 1 0 1 0 1 0 1 0 0 1 0 1 0 1 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 0 1 0 1 0 0 1 0 1 0 1 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 0 1 0 1 0 0 1 0 1 0 1 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 [解: ]假定最低一位為校驗位,其余高 8位為數(shù)據(jù)位,列表如下。),然后計算 若 F= 1,意味著收到的信息有錯,若 F= 0,表明x字傳送正確。假設(shè)在 B點真正接收到的是x= (x 39。 校驗碼 設(shè)x= (x 0x 1? x n- 1)是一個 n位字,則奇校驗位 C 定義為 : 式中 ⊕ 代表按位加,表明只有當(dāng)x中包含有奇數(shù)個
點擊復(fù)制文檔內(nèi)容
研究報告相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1