freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

arm9嵌入式系統(tǒng)設計基礎課后答案全解-wenkub.com

2025-06-19 12:28 本頁面
   

【正文】 這種方法只要把以太網芯片連接到嵌入式處理器的總線上即可。DATA:數(shù)據(jù)段,該段數(shù)據(jù)不能超過1500字節(jié)。SD:分隔位,表示后面跟著的是真正的數(shù)據(jù)而不是同步時鐘,為8位的10101011。答:曼切斯特編碼的規(guī)律:每位中間有一個電平跳變,從高到低的跳變表示為0,從低到高的跳變表示為1。44. 簡述I2S總線接口的啟動與停止過程。CHNC:表示通道發(fā)生器和狀態(tài)機。TxFIFO和RxFIFO:表示兩個64字節(jié)(byte)的FIFO。41. I2S總線接口的內部結構和功能。?各有什么特點?. 接收器為主設時的傳輸模式3. 控制器為主設時的傳輸模式。(6)RA,RA(RealAudio)格式完全針對網絡上的媒體市場,具有非常豐富的功能。(3)WMA,WMA是Windows Media Audio編碼后的文件格式,由微軟開發(fā)。(5)SPTDATn ,SPTDATn(SPI發(fā)送數(shù)據(jù)寄存器)為可讀/寫寄存器,地址為0x59000010/0x59000030,復位值為0x00,存放待SPI口發(fā)送的數(shù)據(jù)。34. 與S3C2410A SPI接口有關的特殊寄存器有哪些?各自的功能?(1)SPICONn,SPICONn(SPI控制寄存器,n=0~1)為可讀/寫寄存器,地址為0x59000000/0x59000020,復位值為0x00,該寄存器控制SPI的工作模式。④ 將一個GPIO(當作nSS)清零,用來激活MMC或SD卡。33. 簡述SPI模塊的編程步驟。(5)低成本的電纜和連接器(6)總線供電24. 一個USB系統(tǒng)可以分為幾部分來描述?、一個USB系統(tǒng)可以由USB主機、USB設備和USB互連3部分來描述。(1)熱即插即用,USB提供機箱外的熱即插即用功能,連接外設不必再打開機箱,也不必關閉主機電源,USB可智能地識別USB鏈上外圍設備的動態(tài)插入或拆除,具有自動配置和重新配置外設的能力。(I2C總線控制/狀態(tài)寄存器)的位定義。數(shù)據(jù)傳輸格式:SDA線上傳輸?shù)拿總€字節(jié)長度都是8位,每次傳輸中字節(jié)的數(shù)量是沒有限制的。 8. 與S3C2410A UART相關的專用寄存器有哪些?各有什么功能?(UCONn)的位功能。波特率發(fā)生器的時鐘源可以選擇使用S3C2410A的內部系統(tǒng)時鐘或UEXTCLK。RS232C接口。(2)數(shù)據(jù)接收(Data Reception) 與數(shù)據(jù)發(fā)送類似,接收的數(shù)據(jù)幀也是可編程的。UART可以產生中斷請求或DMA請求,以便在CPU和UART之間傳輸數(shù)據(jù)。這種格式通過起始位和停止位來實現(xiàn)字符的同步。Modem通知計算機有呼叫進來,是否接聽呼叫由計算機決定。此引腳由計算機來控制,用以通知Modem馬上傳送數(shù)據(jù)至計算機;否則,Modem將收到的數(shù)據(jù)暫時放人緩沖區(qū)中。SG:信號地。TXD:發(fā)送數(shù)據(jù)線。(1)RS232C接口規(guī)格:狀態(tài) L(低電平) H(高電平) 電壓范圍 25V~3V +3 V~+25V 邏輯 1 0 名稱 SPACE MARK (2)RS232C接口信號:CD:載波檢測。同步傳輸采用字符塊的方式,減少每一個字符的控制和錯誤檢測數(shù)據(jù)位,因而可以具有較高的傳輸速率。異步通信時數(shù)據(jù)是一幀一幀傳送的,每幀數(shù)據(jù)包含有起始位(”0”)、數(shù)據(jù)位、奇偶校驗位和停止位(”1”) ,每幀數(shù)據(jù)的傳送靠起始位來同步。單工通信:數(shù)據(jù)僅能從設備A到設備B進行單一方向的傳輸。(5)待機模式(Standby Mode),當ADCCON寄存器的STDBM位設置為1時,進入待機模式。(2)分開的X/Y位置轉換模式,分開的X/Y位置轉換模式由X位置模式和Y位置模式兩種轉換模式組成。35. 述使用觸摸屏的配置過程。當給X方向的電極對施加一確定的電壓,而Y方向電極對不加電壓時,在x平行電壓場中,觸點處的電壓值可以在Y+(或Y—)電極上反映出來,通過測量Y+電極對地的電壓大小,通過A/D轉換,便可得知觸點的X坐標值。(13)LPCSEL(LPC3600模式控制寄存器)是一個可讀/寫寄存器,地址是0X4D000060,初始化值是0x4。TPAL(TFT型LCD臨時調色板寄存器)是一個可讀/寫的寄存器,地址為0x4D00 0050,復位后的初始值為0x0000 0000,寄存器的數(shù)據(jù)是下一幀的圖象數(shù)據(jù)。②GREENLUT(STN型LCD綠色查找表寄存器)是一個可讀/寫的寄存器,地址為0x4D00 0024,復位后的初始值為0x0000 0000。LCDSADDR2(STN型LCD/TFT型LCD幀緩沖起始地址寄存器2)是一個可讀/寫的寄存器,地址為0x4D00 0018,復位后的初始值為0x0000 0000。LCDCON5(LCD控制寄存器5)是一個可讀/寫的寄存器,地址為0x4D00 0010,復位后的初始值為0x0000 0000。(3)LCDCON3。以顯示緩存首地址開始的連續(xù)76 800字節(jié),就是顯示緩存區(qū),顯示緩存區(qū)的數(shù)據(jù)會直接顯示到LCD屏上。LCD_PWREN:LCD面板電源使能控制信號。 VCLK/LCD_HCLK:像素時鐘信號(STN/TFT)/SEC TFT信號。S3C2410A的LCD控制器支持單色,4級、16級灰度LCD顯示,以及8位彩色、12位彩色LCD顯示,采用時間抖動算法(Timebased Dithering Algorithm和幀率控制(Frame Rate Control)方法;彩色顯示采用RGB的格式,通過軟件編程可以實現(xiàn)332的RGB調色格式。一般應用于一些對圖像分辨率和色彩要求不是很高、小尺寸電子顯示的領域,如移動電話、PDA、掌上型電腦、汽車導航系統(tǒng)、電子詞典等中。液晶單元按陣列排列,顯示方式采用類似于CRT的掃描方式,驅動信號依次驅動每一行的電極,當某一行被選定的時候,列向上的電極觸發(fā)位于行和列交叉點上的像素,控制像素的開關,在同一時刻只有一點(一個像素)受控。23. 簡述LCD的顯示原理。22. LCD(Liquid Crystal Display,液晶顯示器)中的液晶的分子晶體以液態(tài)而非固態(tài)形式存在。19. 簡述LED數(shù)碼管的工作原理。矩陣鍵盤可以減少與微控制器I/O接口的連線數(shù),是常用的一種鍵盤結構形式。18. 簡述線性鍵盤和矩陣鍵盤、非編碼鍵盤和編碼鍵盤的區(qū)別。分辨率=1/(2n-1)式中,n表示數(shù)字量的二進制位數(shù)。(3)乘算型:D/A轉換器中有使用恒定基準電壓的,也有在基準電壓輸入上加交流信號的,后者由于能得到數(shù)字輸入和基準電壓輸入相乘的結果而輸出,因而稱為乘算型D/A轉換器(如AD7533)。當傳遞到運放的輸入端時,其運放的等效內阻也是R,而等效電壓則為VREF/2n1。 ADC轉換數(shù)據(jù)寄存器(ADCDAT0和ADCDAT1)ADCDAT0的位功能:ADCDAT1的位功能描述:14. T型電阻網絡DAC的工作原理。0:不使能讀操作啟動;1:使能讀操作啟動 ENABLE_START,0位:A/D轉換通過將該位置1來啟動,如果READ_START有效(READ_START置1),則該位無效。注意:當前置分頻器數(shù)值為N時,分頻數(shù)值為N+1。9. 簡述ADC控制寄存器(ADCCON)的位功能。(4)ADC轉換數(shù)據(jù)寄存器(ADCDAT0和ADCDAT1)S3C2410A有ADCDAT0和ADCDAT1兩個ADC轉換數(shù)據(jù)寄存器。S3C2410A的A/8. 與S3C2410A的A/D轉換器相關的寄存器有哪些?各自的功能?(1)ADC控制寄存器(ADCCON)ADC控制寄存器(ADCCON)是一個16位的可讀/寫的寄存器,地址為0x5800 0000,復位值為0x3FC4。 LSB,積分線性誤差為177。(3)轉換時間(Conversion Time)轉換時間是指完成一次A/D轉換所需的時間,即由發(fā)出啟動轉換命令信號到轉換結束信號開始有效的時間間隔。(1)分辨率(Resolution)分辨率用來反映A/D轉換器對輸入電壓微小變化的響應能力,通常用數(shù)字輸出最低位(LSB)所對應的模擬輸入的電平值表示。5. 分析逐次逼近式A/D轉換器結構圖(),簡述其工作原理。其中,Vi是模擬輸入電壓,VO是D/A轉換器的輸出電壓,C是控制計數(shù)端,當C=1(高電平)時,計數(shù)器開始計數(shù),C=0(低電平)時,則停止計數(shù)。需指出,即使當端口設置為輸入時,如果對PORT寄存器進行寫操作,并不會對該引腳產生影響。如果設置PORT引腳端為輸出,則PORT寄存器控制著該引腳端狀態(tài)。寫入WR—DDR信號能夠改變DDR的輸出狀態(tài)。SD卡在結構上使用一主多從星型拓撲結構。常用的SDRAM為8位/16位的數(shù)據(jù)寬度。當系統(tǒng)啟動時,CPU首先從復位地址0x0處讀取啟動代碼,在完成系統(tǒng)的初始化后,程序代碼一般應調入SDRAM中運行,以提高系統(tǒng)的運行速度。1 分析S3C2410A NAND Flash控制器內部結構,并簡述其功能。傳送完畢后,啟動代碼在Steppingstone中執(zhí)行。CF卡有3種工作模式:PC卡ATA I/O模式、PC卡ATA存儲模式和實IDE模式。1 簡述Flash存儲器在嵌入式系統(tǒng)中的用途。 1應用程序可以直接在NOR Flash內運行,NOR Flash的傳輸效率很高,但是很低的寫入和擦除速度大大影響了它的性能。而NAND Flash用在8MB以上的產品當中。 NOR Flash帶有SRAM接口,有足夠的地址引腳來尋址,可以很容易地存取其內部的每一個字節(jié)。 由于擦除NOR Flash時是以64~128KB為單位的塊進行的,執(zhí)行一個寫入/擦除操作的時間為5s,與此相反,擦除NAND Flash是以8~32KB的塊進行的,執(zhí)行相同的操作最多只需要4ms。嵌入式存儲器通常由ROM、RAM、EPROM等組成,一般采用存儲密度較大的存儲器芯片,存儲容量與應用的軟件大小相匹配。 存儲器的容量是描述存儲器的最基本參數(shù)。存儲器:1.按在系統(tǒng)中的地位分類,可分為主存儲器(Main Memory簡稱內存或主存)和輔助存儲器(Auxiliary Memory,Secondary Memory,簡稱輔存或外存)。 I/O操作通常被映射成存儲器操作,即輸入/輸出是通過存儲器映射的可尋址外圍寄存器和中斷輸入的組合來實現(xiàn)的。 MMU中的 域 指的是一些段、大頁或者小頁的集合。 MMU(Memory Manage Unit, 存儲管理單元)在CPU和物理內存之間進行地址轉換,將地址從邏輯空間映射到物理空間,這個轉換過程一般稱為內存映射。MMU實現(xiàn)的就是從虛擬地址到物理地址的轉換。如果在一個存儲系統(tǒng)中,指令預取時使用的一個cache,數(shù)據(jù)讀寫時使用的另一個cache,各自是獨立的,這時稱系統(tǒng)使用了獨立的cache,用于指令預取的cache稱為指令cache,用于數(shù)據(jù)讀寫的cache稱為數(shù)據(jù)cache。 層次結構:組成為6個層次的金字塔形的層次結構,特點:上面一層的存儲器作為下一層存儲器的高速緩存。n的當前目標地址。(2)DMA初始化源控制寄存器(DISRCC)DMA初始化源控制寄存器(DISRCC)用于控制源數(shù)據(jù)在AHB總線還是APB總線上并控制地址增長方式 3)DMA初始化目標地址寄存器(DIDST),DMA初始化目標地址寄存器(DIDST)用于存放傳輸目標的起始地址。每個DMA控制器可以處理以下4種情況:(1)源和目的都在系統(tǒng)總線上;(2)源在系統(tǒng)總線上,目的在外圍總線上;(3)源在外圍總線上,目的在系統(tǒng)總線上;(4)源和目的都在外圍總線上。(8)中斷處理結束后,CPU返回到被中斷的程序繼續(xù)執(zhí)行。(5)DMA控制器向外部設備發(fā)出DMA請求回答信號。過程:(1)外設向DMA控制器發(fā)出DMA請求。(4)多個中斷請求處理。13 S3C2410A與配置I/O口相關的寄存器有哪些?各自具有什么功能? 15 簡述ARM系統(tǒng)中的中斷處理過程。除喚醒邏輯以外,CPU和內部邏輯都不會產生功耗?!窨臻e模式:電源管理模塊只斷開CPU內核的時鐘(FCLK),但仍為所有其他外圍設備提供時鐘?!? OM[3:2]=00時,MPLL和UPLL的時鐘均選擇外部晶體振蕩器;● OM[3:2]=0l時,MPLL的時鐘選擇外部晶體振蕩器;UPLL選擇外部時鐘源● OM[3:2]=10時,MPLL的時鐘選擇外部時鐘源;UPLL選擇外部晶體振蕩器;● OM[3:2]=11時,MPLL和UPLL的時鐘均選擇外部時鐘源。6 簡述S3C2410A時鐘電路的特點。 (P6970) S3C2410A復位后。 ●所有存儲器bank的訪問周期都是可編程的。 ● 總共有8個存儲器bank(bank0~bank7): 一其中6個用于ROM,SRAM等; 一剩下2個用于ROM,SRAM,SDRAM等。操作指令被串行裝入由當前指令所選擇的數(shù)據(jù)寄存器,隨著操作的進行,測試結果被串行移出第三章2 簡述S3C2410A存儲器控制器的特性。(1)JTAG的控制寄存器①測試訪問端口TAP控制器對嵌入在ARM處理器核內部的測試功能電路進行訪問控制,是一個同步狀態(tài)機。ARM 。n AMBA通過測試接口控制器TIC(Test Interface Controller)提供了模塊測試的途徑,允許外部測試者作為ASB總線的主設備來分別測試AMBA上的各個模塊。n ASB是目前ARM常用的系統(tǒng)總線,用來連接高性能系統(tǒng)模塊,支持突發(fā)(Burst)方式數(shù)據(jù)傳送。然而,存儲器映射I/O位置的行為通常不同于對一個正常存儲器位置所期望的行為。 強制PC從相關的異常向量地址取下一條指令執(zhí)行,從而跳轉到相應的異常處理程序處。若異常是從ARM狀態(tài)進入,LR寄存器中保存的是下一條指令的地址(當前PC+4或PC+8,與異常的類型有關);若異常是從Thumb狀態(tài)進入,則在LR寄存器中保存當前PC的偏移量,這樣,異常處理程序就不需要確定異常是從何種狀態(tài)進入的。n (7)快速中斷
點擊復制文檔內容
研究報告相關推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1