【正文】
某機共有156條指令,采用一地址格式,則指令字需?。? 24)位才能直接尋址64K個存儲單元。指令尋址的基本方式有兩種,一種是( 順序 )尋址方式,其指令地址由( PC )給出;另一種是( 跳躍 )尋址,其指令地址由( 指令本身 )給出。在二地址格式指令中,操作數的物理位置有三種形式,它們是( 寄存器寄存器 )型、( 寄存器存儲器 )型和( 存儲器存儲器 )型。立即 為了縮短指令中地址碼的位數,應采用( B )尋址。立即C.立即224。A.直接224。A.通用寄存器 B.堆棧 C.主存單元 D.寄存器程序控制類指令的功能是( C )。A.除補碼外,原碼和反碼不能表示-1 B.+0的原碼不等于-0的原碼C.+0的反碼不等于-0的反碼 D.對于相同的機器字長,補碼比原碼和反碼能多表示一個負數第七章 指令系統(tǒng)一、選擇題指令系統(tǒng)中采用不同尋址方式的目的主要是( B )。A.原碼 B.補碼 C.反碼 D.無符號數1浮點數的表示范圍和精度取決于( C )。A.-0 B.-15/16 C.-1/16 D.+0[X]反=1,1111,它代表的真值是( C )。A.只有補碼可以表示-1 B.只有原碼可以表示-1C.三種機器數均不能表示-1 D. 只有反碼可以表示-1某機字長8位,采用補碼形式(其中1位為符號位),則機器數所能表示的范圍是( C )。多重中斷的中斷服務程序的執(zhí)行順序為( 保護現場 )、(開中斷 )、( 設備服務 )、(恢復現場 )和中斷返回。在DMA方式中,CPU和DMA控制器通常采用三種方式來分時使用主存,它們是( 停止cpu訪問主存 )、( 周期挪用 )和( DMA和cpu交替控制方式 )。如果CPU處于開中斷狀態(tài),一旦接收了中斷請求,CPU就會自動( 關中斷 ),防止再次接收中斷。 A. 停止CPU訪問主存 B. 周期挪用 C. DMA與CPU交替訪內1DMA訪問主存時,向CPU發(fā)出請求,獲得總線使用權時再進行訪存,這種請求稱為( B )。A. 存取周期 B. 指令周期 C. CPU周期 D. 總線周期I/O采用統(tǒng)一編址時,進行輸入輸出操作的指令是( B )。A.硬件自動 B. 進棧指令 C. 訪存指令 D. 轉移指令中斷向量地址是( C )。一個完整的磁盤存儲器由三部分組成,其中( 磁盤控制器)是磁盤機與主機的接口部件;( 磁盤驅動器 )是獨立于主機的一個完整的設備;( 盤片 )用于保存信息。主存可以和( cpu )、( Cache )、( 輔存 )交換信息;輔存可以和( 主存 )交換信息;Cache可以和( cpu)、(主存 )交換信息。動態(tài)RAM存儲信息的原理是( 電容存儲電荷 ),因此一般在(2ms )時間內必須刷新依次,刷新是按( 行 )進行的。A. 操作系統(tǒng)來管理的 B. 程序員調度的C. 由硬件自動完成的由于磁盤上的內部同心圓小于外部同心圓,則對其所存儲的數據量而言,( B )。A.半導體RAM信息可讀可寫,且斷電后仍能保持記憶B.半導體RAM是易失性RAM,而靜態(tài)RAM中的存儲信息是不易丟失的C.半導體RAM是易失性RAM,而靜態(tài)RAM只有在電源不掉電時,所存信息是不易失的磁盤存儲器的等待時間通常是指( B )。A.存儲器的寫入時間 B.存儲器進行連續(xù)寫操作允許的最短間隔時間C.存儲器進行連續(xù)讀或寫操作所允許的最短時間間隔一個16K32位的存儲器,其地址線和數據線的總和是( B )。一個總線傳輸周期包括( 申請分配階段 )、(尋址階段 )、( 傳輸階段 )和(結束階段 )四個階段。A.只適合于CPU控制的方式 B.由統(tǒng)一時序控制的方式C.只適合于外圍設備控制的方式 D.由不同的時序控制的方式在同步通信中,一個總線周期的傳輸過程是( B )。A.只用于選擇存儲器單元 B.由設備向主機提供地址C.用于選擇指定存儲單元和I/O設備接口地址 D.用于選擇I/O設備接口地址在三種集中式總線控制中,( C )方式響應時間最快;( A )方式對電路故障最敏感。A.數據處理 B.人工智能 C.輔助設計 D.實時控制二、填空題集成電路(IC)通常按集成度(每片上的邏輯門數)進行分類,小規(guī)