freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

vhdl課程設計--四路搶答計時器設計-wenkub.com

2025-06-01 11:11 本頁面
   

【正文】 End process。 When”1000”=q=”1111111”。 When”0100”=q=”1100110”。 Architecture disp_arc of disp is Begin Process(d) Begin Case d is When”0000”=q=”0111111”。 Use 。 l=ll。 ll:=1001。 end if。139。139。 end count。 use 。 End process。 When “001”=q=d2。 D1,d2,d3:in std_logic_vector(3 downto 0)。 end ch41_arc。 when 1110=q=0100。d4。 architecture ch41_arc of ch41a is begin process(d1,d2,d3,d4) variable tmp:std_logic_vector(3 downto 0)。 use 。 end if。 q2=d2。 q3=’0’。 q1,q2,q3,q4,alm:out std_logic)。 3. 模塊 LOCKB Library ieee。 end if。 a:out integer range 0 to 7)。 end lxl_arc。 architecture lxl_arc of lxl is begin process(cp,clr) begin if clr=’0’ then q=’0’。 Use 。這些工作一共用了 3 個上午才完成。在這種積極的氛圍下,我去學校的圖書館借閱相關的書籍,認真閱讀,結(jié)合教材,把能對課程設計有用的部分記錄下來,并在課程設計的時候充分的發(fā)揮了出來,體現(xiàn)在自己所設計的程序中,我們在課上所學的知識還遠遠不足以獨立完成一個相當龐大的課程設計,所以我引用了在圖書館借的一本名叫《 VHDL 數(shù) 字電路設計與應用實踐教程》的書作為參考,在其原有的程序,四路競賽搶答器,的基礎上進行修改,并確定為四路,然后在我的程序中加入了模塊6 與模塊 7 模塊 6 即為 COUNT 模塊,它實現(xiàn)答題時間的倒計時,在計滿 100s 后送出聲音提示,在次我的課程設計名字就確定為“四路搶答計時器”在原有的搶答功能的基礎上增加的倒計時功能,而且倒計時的時間長短是非常容易修改的,現(xiàn)在我的程序里是 100S,也可以被改成 30S,或者被改長,這使得操作變的跟簡單,而且具有實實在在的意義,不像一些空曠的程序,完成了一定的功能,卻不能直接的體現(xiàn)其現(xiàn)實的使用價值。當有某一參賽者首先按下?lián)尨痖_關時,相應顯示燈亮并伴有聲響,此時搶答器不再接受其他輸入信號。模塊 CH31A 它對應數(shù)碼管片選信號,送出需要顯示的信號。由于沒有時鐘同步,所以鎖存的延時時間只是硬件的延時時間,從而出現(xiàn)鎖存錯誤的概率接近零。 圖 倒計時 模塊 ADISP 模塊 ADISP,這是一個七段譯碼器,用來驅(qū)動數(shù)碼管。利用 CASE語句來描述總線行為、編碼器、譯碼器 的結(jié)構,記得在 VHDL 實驗中我們曾經(jīng)做過 38譯碼器的實驗,在這個模塊,我們在實驗中所掌握的要領充分的發(fā)揮了出來,而且比較容易讀懂,在編譯的過程中也沒有出現(xiàn)錯誤, 如圖 , 當 0111 輸出 Q 為 0001 以此類推即實現(xiàn)了將搶答的結(jié)果轉(zhuǎn)換為二進制數(shù)的功能。在多選擇控制的 IF 語句下實現(xiàn)送出 ALM 的信號。 圖 數(shù)碼管片選 模塊 LOCKB 模塊 LOCKB,它是鎖存器模塊。當執(zhí)行到該 IF 語句時,就要判斷 IF 語句所指定的條件成立與否,即產(chǎn)生搶答信號或者復位的判斷。定義其輸入信號 cp,clr;其輸出信號 Q。最后我把原計劃的 8 路搶答器改為 4 路搶答器 ,再在課程設計的時候把程序后面加上計時功能與聲音提示功能。搶答者和觀眾則通過顯示屏幕上的分數(shù)來判別競賽都之間的成績。個位電路始終顯示為 0 所以將它直接接顯示器的個位,再把十位的看成個位加減,依此類 推。兩個比較器的翻轉(zhuǎn)分別由高電平觸發(fā)THR 和低電平觸發(fā) TRI 的輸入電壓與比較基準電壓比較決定,其輸出控制 RS 觸發(fā)器 和放電 BJT 晶體客 T 的狀態(tài)。由此可見,觸發(fā)鎖存電路具有時序電路的特征,是實現(xiàn)搶答器功能的關鍵 答題計時模塊的任務是當主持人啟動這個計時開關時開始計時,如果在規(guī)定的時間內(nèi)答完題則答題有效,如果在規(guī)定的時間內(nèi)沒有完成,則答題無效。在初始狀態(tài)時,各組計分給出一個固定的值并將它掃描顯示在屏幕上,當計分或者要顯示的數(shù)據(jù)發(fā)生變化時,再次掃描并顯示出來。 ( 3)具有計分功能。 ( 2)具有 倒計時 功能。 把各個模塊整 合后,通過電路的輸入輸出對應關系連接起來。而在倒計時模塊中,同樣存在著靈活多變的特點, 倒計時可以實現(xiàn) 100 秒,當然也同樣可以實現(xiàn) 30 秒 或者其它
點擊復制文檔內(nèi)容
畢業(yè)設計相關推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1