【正文】
U、BIU D、EU、ALU170、存器FLAGS中存放兩類標(biāo)志,即( B )。A、符號標(biāo)志、溢出標(biāo)志 B、控制標(biāo)志、狀態(tài)標(biāo)志C、方向標(biāo)志、進(jìn)位標(biāo)志 D、零標(biāo)志、奇偶標(biāo)志17在保護(hù)模式下,代碼段的段基址存在于( D)中。 A、段選擇符 B、指令指針寄存器 C、段寄存器 D、段描述符17查表指令XLAT規(guī)定,待查表的首址應(yīng)存入( D)中。A、BP B、SI C、DI D、BX17取的某一條指令的偏移地址由( D)提供。A、SI B、BP C、SP D、IP17寄存器間接尋址方式中,操作數(shù)在( C)中。A、通用寄存器 B、堆棧 C、主存單元 D、段寄存器 17運算型指令的尋址和轉(zhuǎn)移型指令的尋址,其不同點在于( A)。A、前者取操作數(shù),后者決定程序的轉(zhuǎn)移地址 B、后者取操作數(shù),前者決定程序的轉(zhuǎn)移地址 C、兩者都是取操作數(shù) D、兩者都是決定程序的轉(zhuǎn)移地址17JMP WORD PTR [DI]是( A)。 A、段內(nèi)間接轉(zhuǎn)移 B、段間間接轉(zhuǎn)移 C、段內(nèi)直接轉(zhuǎn)移 D、段間直接轉(zhuǎn)移17INC指令不影響( B)標(biāo)志。A、OF B、CF C、SF D、ZF17邏輯移位指令SHL用于( C)。A、帶符號數(shù)乘2 B、帶符號數(shù)除2 C、無符號數(shù)乘2 D、無符號數(shù)除217算術(shù)移位指令SAR用于( B)。A、帶符號數(shù)乘2 B、帶符號數(shù)除2 C、無符號數(shù)乘2 D、無符號數(shù)除2180、下列指令中,有語法錯誤的是( D)。A、MOV [SI],AX B、IN AL,DX C、XOR AX,1234H D、OUT 210H,AL18采用高速緩存Cache的目的是( B )。A、提高總線速度 B、提高主存速度 C、使CPU全速運行 D、擴大尋址空間18堆棧的工作方式是( D )。A、先進(jìn)先出 B、隨機讀寫 C、只能讀出,不能寫入 D、后進(jìn)先出18EPROM是指( D )。A、隨機讀寫存儲器 B、可編程只讀存儲器 C、只讀存儲器 D、可擦除可編程只讀存儲器18連續(xù)啟動兩次獨立的存儲器操作之間的最小間隔叫(A )。A、存取時間 B、讀周期 C、寫周期 D、存取周期18對存儲器訪問時,地址線有效和數(shù)據(jù)線有效的時間關(guān)系應(yīng)該是(C )。A、數(shù)據(jù)線較先有效 B、二者同時有效 C、地址線較先有效 D、同時高電平18微機的內(nèi)存器可用( A )構(gòu)成。A、RAM和ROM B、硬盤 C、軟盤 D、光盤18和外存儲器相比,內(nèi)存儲器的特點是( C 〕。A、容量大、速度快、成本低 B、容量大、速度慢、成本高C、容量小、速度快、成本高 D、容量小、速度快、成本低18若內(nèi)存容量為64KB,則訪問內(nèi)存所需地址線( A )條 A、16 B、20 C、18 D、19 18若用6264SRAM芯片(8K8位)組成128KB的存儲器系統(tǒng),需要( A )片6264芯片。 A、16 B、24 C、32 D、64 190、若內(nèi)存容量為64KB,則訪問內(nèi)存所需地址線( A )條。A、16 B、20 C、18 D、19二、判斷題80486的邏輯段不允許有段的重疊和交叉。 ( F )在80486的32位標(biāo)志寄存器中,其每一位都有一定的含義。 ( F )若一個數(shù)據(jù)塊的起始地址為20A0H:0F6H,則該數(shù)據(jù)塊起始地址的實際地址是21B60H。 ( F )SP的內(nèi)容可以不指向堆棧的棧頂。 ( F )寄存器尋址其運算速度較低。 ( F )指令MOV AX,[BX]的源操作數(shù)是寄存器尋址方式。 ( F )對堆棧區(qū)的操作必須遵循先進(jìn)先出的原則。 ( F )比較兩個帶符號數(shù)的大小,可根據(jù)CF標(biāo)志來判斷。 ( F )邏輯操作符AND,OR,XOR和NOT,只能用于數(shù)字表達(dá)式。 ( T )不能給段寄存器賦立即數(shù)。 ( T )1OF位可用來表示有符號數(shù)的溢出。 ( T )1無條件轉(zhuǎn)移指令只能用于段內(nèi)直接轉(zhuǎn)移。 ( F )1MOV AX,[BP]的源操作數(shù)的物理地址為16*(DS)+(BP)。 ( F )1指令MOV DI,OFFSET [BX][SI]是正確的。 ( F )1指令MOV CS,BX是非法的。 ( T )1靜態(tài)隨機存儲器中的內(nèi)容可以永久保存。 ( F )1總線周期是指CPU執(zhí)行一條指令所需的時間。 ( F )1無論采用何種工藝,動態(tài)RAM都是利用電容存儲電荷的原理來保存信息的。 ( T )1Cache是一種快速的靜態(tài)RAM,它介于CPU與內(nèi)存之間。 ( T )尋址256M字節(jié)內(nèi)存空間,需28條地址線。 ( T )2字長是描述CPU數(shù)據(jù)總線寬度的指標(biāo)。 ( T )2計算機的堆棧是一種特殊的數(shù)據(jù)存儲區(qū),數(shù)據(jù)存取采用先進(jìn)先出的原則。 ( F )2當(dāng)運算結(jié)果各位全部為零時,標(biāo)志ZF=0。 ( F )2邏輯地址不是物理地址,但它是唯一的。 ( F )2指令NOT AX,BX是合法的。 ( F )2MOV [BX][BP],AX是對的。 ( F )280486中對堆棧單元的存取操作是以字節(jié)為單位的。 ( F )2JMP指令要影響標(biāo)志位。 ( F )2INC指令影響所有狀態(tài)標(biāo)志。 ( F )欲交換寄存器SI,DI的內(nèi)容,可用指令XCHG SI,DI實現(xiàn)。 ( T )3CPU中的程序計數(shù)器IP中存放的是指令的邏輯地址。 ( T )3兩個符號相同的數(shù)相減不會產(chǎn)生溢出。 ( T )3匯編程序就是匯編語言程序。 ( F )3相對尋址中的位移量只能用16位表示。 ( F )3EPROM是指可擦除可編程隨機讀寫存儲器。 ( T )3某內(nèi)存模塊的地址范圍為80000H~0BFFFFH,該模塊的容量為256K ( T )3在查詢方式下輸入輸出時,在I/O接口中設(shè)有狀態(tài)寄存器,通過它來確定I/O設(shè)備是否準(zhǔn)備好。輸入時,準(zhǔn)備好表示已滿;輸出時,準(zhǔn)備好表示已空。 ( T )3無條件式的I/O是按先讀狀態(tài)口,再讀數(shù)據(jù)口的順序傳送數(shù)據(jù)的。 ( T )3I/O數(shù)據(jù)緩沖器主要用于協(xié)調(diào)CPU與外設(shè)在速度上的差異。 ( T )查詢式輸入輸出是按先讀狀態(tài)端口,后讀/寫數(shù)據(jù)端口的順序傳送數(shù)據(jù)的。 ( T )4CLD指令是MOVSB指令的使用條件之一。 ( F )4段寄存器間不能直接進(jìn)行數(shù)據(jù)傳送。 ( T )4要把變量BUFF的有效地址送給BX,可用MOV BX,BUFF指令。 ( F )4當(dāng)對堆棧段的數(shù)據(jù)進(jìn)行操作時,其操作數(shù)的有效地址可保存在BP中。 ( T )4TEST指令屬于邏輯運算指令。 ( T )4CS和IP都不能作傳送指令的目的操作數(shù)。 ( T )4連接CPU和外設(shè)的接口電路中必須要有狀態(tài)端口。 ( F )4總線是專門用于完成數(shù)據(jù)傳送的一組信號線。 ( F )4I/O接口的基本功能之一是完成數(shù)據(jù)的緩沖 。 ( T )50、要實現(xiàn)微機與慢速外設(shè)間的數(shù)據(jù)傳送,只能利用查詢方式完成。 ( F )5單片8259A最多可接8個中斷源。 ( T )5中斷服務(wù)程序結(jié)束時,可用RET指令代替IRET指令返回主程序。 ( F )5若8259A工作在優(yōu)先級自動循環(huán)方式,則IRQ4的中斷請求被響應(yīng)并且服務(wù)完畢后,優(yōu)先級最高的中斷源是IRQ3。 ( T )5CPU在響應(yīng)外中斷時,會自動將標(biāo)志標(biāo)志寄存器的IF和TF清零。 ( T )5可屏蔽中斷要執(zhí)行兩個中斷響應(yīng)總線周期。 ( T )5內(nèi)中斷不受IF和TF標(biāo)志的影響。 ( F )5在可屏蔽中斷的嵌套原則中,不允許低級中斷打斷高級中斷,但允許同級中斷相互打斷。 ( F )5同一片8259的8個中斷源的中斷向量在中斷向量表中可以不連續(xù)存放。 ( F )5中斷向量地址是中斷服務(wù)程序入口地址。 ( F )60、利用8259A對外中斷進(jìn)行管理時,只能管理8個中斷源。 ( F )