freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

25ghzpll鎖定檢測電路分析與實(shí)現(xiàn)畢業(yè)論文-資料下載頁

2025-06-19 13:52本頁面
  

【正文】 畢業(yè)設(shè)計(論文)任務(wù)書學(xué)生姓名指導(dǎo)教師職稱教授院(系)計算機(jī)科學(xué)與技術(shù)專業(yè)電子信息科學(xué)與技術(shù)題目 PLL鎖定檢測電路分析實(shí)現(xiàn) 任務(wù)與要求 PLL鎖定檢測電路進(jìn)行一定層次的正向設(shè)計,在此基礎(chǔ)上對反向提取的全定制電路進(jìn)行分析整理,通過重新設(shè)計使其在SMIC ,要求提交: PLL鎖定檢測電路工作原理分析報告; PLL鎖定檢測電路正向設(shè)計方案; PLL鎖定檢測電路反向提取分析整理結(jié)果; PLL鎖定檢測電路SMIC ; PLL鎖定檢測電路晶體管級仿真報告; PLL鎖定檢測電路的Verilog硬件語言描述。開始日期2006年03月06完成日期2006年06月11院(系)主任(簽字)2006年01月26日西 安 郵 電 學(xué) 院畢 業(yè) 設(shè) 計 (論文) 工 作 計 劃題目 PLL鎖定檢測電路分析實(shí)現(xiàn)_______________________________________________________工作進(jìn)程起 止 時 間工 作 內(nèi) 容~ 完成知識儲備,認(rèn)真復(fù)習(xí)模擬CMOS集成電路設(shè)計方法及其基本理。~ 掌握PLL 的工作原理,學(xué)習(xí)UNIX操作系統(tǒng)的基本操作,提交畢業(yè)設(shè)計開題報告?!?學(xué)習(xí)HSPICE仿真工具的使用和CANENCE等EDA仿真工具的使用。 ~ HZ PLL 鎖定檢測電路的正向設(shè)計方案, HZ PLL鎖定檢測電路的正向設(shè)計方案報告?!?對反向提取的全定制電路進(jìn)行分析整理?!?繼續(xù)對反向提取的全定制電路進(jìn)行分析整理。 ~ 提供分析整理報告,并進(jìn)行中期檢查?!?通過重新設(shè)計使其在SMIC 。~ 提供SMIC ?!? PLL鎖定檢測電路晶體管級仿真報告?!?用Verilog硬件描述語言編寫檢測電路原代碼,并進(jìn)行后期檢查?!?畢業(yè)設(shè)計論文。~ 完成畢業(yè)設(shè)計論文?!?完成畢業(yè)設(shè)計答辯。 主要參考書目(資料)主要參考書目(資料) 相關(guān)論文(電子版); 蔣林:,2004; CMOS模擬電路設(shè)計; HSPICE手冊; CANENCE手冊;褚振勇 翁木云, FPGA設(shè)計及應(yīng)用, 西安:電子科技大學(xué)出版社,;主要儀器設(shè)備及材料SUN工作站;EDA工具軟件(CANENCE HSPICE等);相關(guān)的圖書資料。論文(設(shè)計)過程中教師的指導(dǎo)安排每周聽取學(xué)生工作匯報,并進(jìn)行專門指導(dǎo)至少1~2次;隨時解決學(xué)生設(shè)計中遇到的問題。對計劃的說明無西安郵電學(xué)院畢業(yè)設(shè)計(論文)開題報告計算機(jī)科學(xué)與技術(shù)院(系) 電子信息科學(xué)與技術(shù)課題名稱: G Hz PLL 鎖定檢測電路 分析實(shí)現(xiàn)本課題來源于科研項(xiàng)目,PLL即鎖相環(huán)在顯示電子學(xué)和通信領(lǐng)域中獲得廣泛的應(yīng)用。隨著VLSI技術(shù)的發(fā)展,使得高速鎖相環(huán)的設(shè)計與實(shí)現(xiàn)成為了可能。鎖相環(huán)是把輸出相位和輸入相位相比較的反饋系統(tǒng)。本課題就是要在廣泛調(diào)研、收集資料的基礎(chǔ)上,深入PLL的工作原理,理解鎖相環(huán)的電路結(jié)構(gòu),認(rèn)識到鎖相環(huán)由三部分組成,分別是鑒相器PD、低通濾波器LPF、壓控振蕩器VCO。鑒相器的功能是完成相位的比較,低通濾波器的功能是濾去高頻分量,振蕩器的功能是改變震蕩頻率。鎖相環(huán)是鑒相器與壓控振蕩器組成的反饋系統(tǒng),鑒相器比較輸入和輸出的相位,產(chǎn)生一個誤差去改變VCO的振蕩頻率,直到相位對齊,也就是達(dá)到相位鎖定。本課題所涉及的主要問題是對輸入信號和反饋信號的檢測,以便檢測出鎖相環(huán)是否達(dá)到了鎖定狀態(tài), PLL鎖定檢測電路進(jìn)行一定層次的正向設(shè)計,在此基礎(chǔ)上對反向提取的全定制電路進(jìn)行分析整理,通過重新設(shè)計使其在SMIC ,為全電路的工藝移植打下基礎(chǔ)。高速鎖相環(huán)在各種工程項(xiàng)目中有著廣泛的應(yīng)用。高速鎖相環(huán)在跟蹤濾波器中有著重要作用,跟蹤濾波器是一個帶通濾波器,其中心頻率能自動地跟蹤輸入信號載波頻率的變化。由鎖相環(huán)路工作原理知道,鎖相環(huán)路本身就具有這樣的性能;高速鎖相環(huán)在調(diào)制器與解調(diào)器中、在頻率合成、載波同步、位同步、FM立體聲解碼、彩色副載波同步、電動機(jī)轉(zhuǎn)速控制、鎖相接收機(jī)中有著重要的作用。 此外,高速鎖相環(huán)也用在相移器、頻率變換、自動跟蹤調(diào)諧、微波鎖相頻率源中。2.本課題需要重點(diǎn)研究的關(guān)鍵問題、解決的思路及實(shí)現(xiàn)預(yù)期目標(biāo)的可行性分析本課題需要重點(diǎn)研究的關(guān)鍵問題是理解鎖相環(huán)檢測的原理,鎖相環(huán)對輸入信號和反饋信號是如何比較而得出鎖相環(huán)鎖定的, HZ PLL鎖定檢測電路的正向設(shè)計方案,在此基礎(chǔ)上對反向提取的全定制電路進(jìn)行分析整理,通過重新設(shè)計使其在SMIC 。在研究該問題之前要通過閱讀有關(guān)PLL的書籍和CMOS集成電路的設(shè)計方法。對鎖相環(huán)的工作原理有一個清晰的認(rèn)識。對鎖相環(huán)的結(jié)構(gòu)要深入到內(nèi)部的每一個晶體管。必須具備模擬電路設(shè)計的基本知識,認(rèn)真復(fù)習(xí)模擬電路的基本知識,掌握模擬CMOS集成電路設(shè)計方法及其基本原理。對PLL鎖相環(huán)結(jié)構(gòu)的認(rèn)識,要從PLL應(yīng)該分為幾大模塊,每個模塊的功能是什么,每一個模塊的內(nèi)部結(jié)構(gòu)是怎樣構(gòu)成的,由幾個晶體管構(gòu)成,都要弄清楚,并提交鎖相環(huán)工作原理分析報告。最后再進(jìn)行正向設(shè)計方案得制定,以及進(jìn)行后續(xù)的工作.雖然本課題是要設(shè)計一個高速的鎖相環(huán)檢測電路,有一定的困難,但從理論分析上看,達(dá)到本課題的要求是完全可能的,隨著VLSI技術(shù)的發(fā)展,模擬IC的設(shè)計技術(shù)有了巨大的提高,模擬IC的速度可以比數(shù)字IC的速度提高很多倍,尤其是集成電路朝著深亞微米工藝的發(fā)展, HZ。從使用的工具上看,完成本課題也是可以的,再完成本課題的過程中使用了HSPICE仿真工具和CANDNCE等EDA仿真工具, SUN工作站, ,完全可以滿足高速PLL設(shè)計的要求。完成本課題要認(rèn)真復(fù)習(xí)模擬電路的基本知識,掌握模擬CMOS集成電路設(shè)計方法及其基本原理。,學(xué)習(xí)HSPICE仿真工具的使用和CANDNCE等EDA仿真工具的使用,SUN工作站的使用方法,學(xué)習(xí)UNIX操作系統(tǒng)的基本操作。熟練掌握MATLAB的使用,為此制定完成本課題的工作方案如下: 第一周:完成知識儲備,認(rèn)真復(fù)習(xí)模擬CMOS集成電路設(shè)計方法及其基本理;第二周:掌握PLL 的工作原理,學(xué)習(xí)UNIX操作系統(tǒng)的基本操作,提交畢業(yè)設(shè)計開題報告,提交鎖定檢測工作原理分析報告; 第三周:學(xué)習(xí)HSPICE仿真工具的使用和CANDNCE等EDA仿真工具的使用; 第四周: HZ PLL 鎖定檢測電路的正向設(shè)計方案, HZ PLL鎖定檢測電路的正向設(shè)計方案報告; 第五周:對反向提取的全定制電路進(jìn)行分析整理; 第六周:繼續(xù)對反向提取的全定制電路進(jìn)行分析整理; 第七周:提供分析整理報告,并進(jìn)行中期檢查; 第八周:通過重新設(shè)計使其在SMIC ; 第九周:提供SMIC ; 第十周: PLL鎖定檢測電路晶體管級仿真報告,并提供報告; 第十一周:用Verilog硬件描述語言編寫檢測電路原代碼,并進(jìn)行后期檢查; 第十二周:畢業(yè)設(shè)計論文; 第十三周:完成畢業(yè)設(shè)計論文;第十四周:完成畢業(yè)設(shè)計答辯;4.指導(dǎo)教師審閱意見 通過收集和閱讀文獻(xiàn)資料,認(rèn)識到了課題中的關(guān)鍵技術(shù)問題,提出了解決思路,方案可行,計劃合理。指導(dǎo)教師(簽字):     2006 年 03 月 15 日說明:本報告必須由承擔(dān)畢業(yè)論文(設(shè)計)課題任務(wù)的學(xué)生在畢業(yè)論文(設(shè)計) 正式開始的第1周周五之前獨(dú)立撰寫完成,并交指導(dǎo)教師審閱。西安郵電學(xué)院畢業(yè)設(shè)計 (論文)成績評定表學(xué)生姓名性別男學(xué)號專 業(yè)班 級課題名稱 PLL 鎖定檢測電路分析實(shí)現(xiàn)課題類型科研題目難度較難畢業(yè)設(shè)計(論文)時間2006 年3月6日~6月 11日 指導(dǎo)教師 (職稱:教授)課題任務(wù)完成情況論 文 (千字); 設(shè)計、計算說 明書 (千字); 圖紙 (張);其它(含附 件):指導(dǎo)教師意見 。論文屬于模擬集成電路設(shè)計,難度和工作量大,完成情況良好。論文寫作規(guī)范,是一篇優(yōu)秀的本科畢業(yè)設(shè)計論文分項(xiàng)得分:開題調(diào)研論證 8 分; 課題質(zhì)量(論文內(nèi)容) 48 分; 創(chuàng)新 8 分;論文撰寫(規(guī)范) 14 分; 學(xué)習(xí)態(tài)度 9 分; 外文翻譯 5 分指導(dǎo)教師審閱成績: 92 指導(dǎo)教師(簽字): 蔣林     2006 年 6 月 7 日評閱教師意見,設(shè)計方案合理,理論分析有依據(jù),實(shí)驗(yàn)數(shù)據(jù)準(zhǔn)確。論文書寫規(guī)范,條理清楚。分項(xiàng)得分:選題 9 分; 開題調(diào)研論證 8 分; 課題質(zhì)量(論文內(nèi)容) 46 分; 創(chuàng)新 8 分;論文撰寫(規(guī)范) 14 分; 外文翻譯 5 分評閱成績: 90  評閱教師(簽字): 邢立冬     2006 年 6 月 8 日驗(yàn)收小組意見 各項(xiàng)準(zhǔn)備充分,資料詳實(shí),工作量較大,很好的完成了反向分析任務(wù),有較強(qiáng)的獨(dú)立解決問題的能力?;卮饐栴}準(zhǔn)確,演示熟練。分項(xiàng)得分:準(zhǔn)備情況 9 分; 畢業(yè)設(shè)計(論文)質(zhì)量 65 分; (操作)回答問題 18 分驗(yàn)收成績: 92 驗(yàn)收教師(組長)(簽字): 杜慧敏    2006 年 6 月 9 日答辯小組意見 準(zhǔn)備充分,表達(dá)清楚,概念應(yīng)用準(zhǔn)確,回答問題清晰、正確。分項(xiàng)得分:準(zhǔn)備情況 14 分; 陳述情況 36 分; 回答問題 35 分; 儀表 5 分答辯成績: 90 答辯小組組長(簽字): 杜慧敏   2006 年 06 月 11 日成績計算方法(填寫本院系實(shí)用比例)指導(dǎo)教師成績 20 (%) 評閱成績 30 (%) 驗(yàn)收成績 30 (%) 答辯成績 20 (%)學(xué)生實(shí)得成績(百分制)指導(dǎo)教師成績 92 評閱成績 90 驗(yàn)收成績 92 答辯成績 90 總評 91 答辯委員會意見 (略)畢業(yè)論文(設(shè)計)總評成績(等級): 優(yōu) 院(系)答辯委員會主任(簽字): 院(系)簽章) 2006 年 6 月 11 日備注西安郵電學(xué)院畢業(yè)論文(設(shè)計)成績評定表(
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評公示相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1