【導讀】1-1EDA技術與ASIC設計和FPGA開發(fā)有什么關系?FPGA和CPLD通常也被稱為可編程專用IC,或可編程。FPGA和CPLD的應用是EDA技術有機融合軟硬件電子設計。現(xiàn)最典型的詮釋。1-2與軟件描述語言相比,VHDL有什么特點?綜合器將VHDL程序轉化的目標是底層的電路結。賴于任何特定硬件環(huán)境;具有相對獨立性。具有明顯的能動性和創(chuàng)造性,它不是機械的一一對應式的?優(yōu)的方式完成電路結構的設計。現(xiàn)的模塊組合裝配的過程。從RTL級表示轉換到邏輯門的表。或轉換到FPGA的配置網(wǎng)表文件,可稱為版圖綜合或結構綜合。綜合器具有更復雜的工作環(huán)境,綜合器在接受VHDL程。設計流程中各設計環(huán)節(jié)逐步求精的過程。為系統(tǒng)開發(fā)提供了可靠的保證。源文件的形式出現(xiàn)。計深度,以網(wǎng)表文件的形式提交客戶使用??s短設計周期,降低設計成本,提高設計正確率。件;使設計效率大為提高,上市的時間大為縮短。CPLD被編程后改變了電可擦除存