freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于單片機(jī)控制的電子秤售藥系統(tǒng)設(shè)計(jì)畢業(yè)論文-資料下載頁

2025-02-28 16:24本頁面

【導(dǎo)讀】[摘要]電子秤售藥系統(tǒng)是以AT89C52為核心設(shè)計(jì)的。利用高靈敏度的壓力傳感器來提取信號,系統(tǒng)中通過稱重傳感器輸出的模擬信號經(jīng)放大器放大處理后送入8位模數(shù)轉(zhuǎn)換器AD0809中轉(zhuǎn)換。轉(zhuǎn)換的重量數(shù)據(jù)由單片機(jī)AT89C52處理并顯示,再通過4×4鍵盤輸入單價,且要計(jì)算總金同時顯示。早期的電子稱多通過模擬電路實(shí)現(xiàn),隨著電子技術(shù)的不斷發(fā)展,數(shù)字芯片的價格逐漸下降,模擬控制已逐步被數(shù)字控制所替代,電子稱的設(shè)計(jì)模式也大都以微處理器為核心,使精度和可靠性都有了明顯得提高。具有高精度,小量程,自動計(jì)價等功能的一個電子秤售藥系統(tǒng),將是該領(lǐng)域發(fā)展的必然趨勢。通過分析近些年電子稱重的發(fā)展情況及國內(nèi)外市場要求,電子秤的發(fā)展趨勢是小型化,模塊化,集成化,智能化;其技術(shù)性能趨向是速度高,準(zhǔn)確度高,穩(wěn)定性高,可靠性高;其功能趨向是稱重計(jì)量的控制信息和非控制信息并重的智能化功能;其應(yīng)用性能趨向于綜合性和組合性。

  

【正文】 信號范圍, % 。 非線形所有的ADC由于物理性質(zhì)的不完善而遭受非線形的錯誤,造成其輸出偏離線性函數(shù)(或在該案件故意非線形ADC的其他一些功能, )的,他們的投入。這些錯誤,有時可以得到緩解的校準(zhǔn),或阻止通過測試。 重要參數(shù)的線性是積分非線性(禁毒局)和微分非線性( dnl ) 。因此,你需要做仔細(xì)的計(jì)算當(dāng)您這樣做的收斂性。 模擬信號在時間上是連續(xù)的它也有必要轉(zhuǎn)換為流動的數(shù)字值。因此,這是需要界定的速度,其中新的數(shù)字值是從模擬信號采樣。新的價值觀率是所謂轉(zhuǎn)換器的采樣率或采樣頻率。 一個不斷變帶信號可以采樣(即,信號值的間隔時間t ,采樣時間,測量和儲存) ,然后原始信號,可正是轉(zhuǎn)載自離散時間值由內(nèi)插公式。準(zhǔn)確性是有限的,由量化誤差。不過,這忠實(shí)地復(fù)制,是唯一可行的,如果采樣率是高于兩倍的最高頻率的信號。這基本上是什么是體現(xiàn)在香農(nóng)奈奎斯特采樣定理由于實(shí)際的ADC不能作出瞬時轉(zhuǎn)換,輸入值必須不斷舉行期間的時間轉(zhuǎn)換器執(zhí)行轉(zhuǎn)換(所謂的轉(zhuǎn)換時間) 。 1輸入電路所謂的樣本,并舉行執(zhí)行這項(xiàng)任務(wù)在大多數(shù)情況下,通過使用一個電容來存儲的模擬電壓輸入,并使用電子開關(guān)或門斷開電容器從投入。許多ADC的集成電路,包括采樣與保持子系統(tǒng)內(nèi)部。 走樣所有ADC的,是在離散的間隔時間完成采樣工作。他們的生產(chǎn)是將輸入的圖形編程一個不完整圖形的行為,只能從同一個東西在,輸入以前合經(jīng)過采樣以后的不同來知道 。如果輸入是以比采樣速率更慢的速度變化,那么我們可以假設(shè),在兩個采樣值之間的信號的采樣值是相同的。但是,如果輸入信號是瞬息萬變相比,該采樣率,那么,這個假設(shè)是不正確。 如果數(shù)字的值是由數(shù)字型號轉(zhuǎn)換為模擬型號的得到的,在該系統(tǒng)稍后的階段中,由數(shù)模轉(zhuǎn)換器或DAC轉(zhuǎn)換回模擬值,這是可取的輸出發(fā)援會是一個忠實(shí)再現(xiàn)原始信號。如果輸入信號是不斷變化的速度遠(yuǎn)遠(yuǎn)高于采樣率,那么這將不是如此,所謂的雜散信號的別名,將制作的輸出發(fā)援。頻率的別名信號之間的區(qū)別是信號頻率和采樣率。例如,將重建作為一個500 Hz的正弦波。這個問題是所謂的別名。 .為了避免混疊,輸入到數(shù)模轉(zhuǎn)換器中的信號必須經(jīng)過低通濾波,以消除頻率超過一半的采樣率的信號。此過濾器是所謂的抗混疊濾波器,在一個實(shí)際ADC系統(tǒng)中是必不可少的,它適用于模擬信號與較高頻率的信號。 雖然走樣在大多數(shù)的系統(tǒng)是不想要的,還應(yīng)當(dāng)指出的,它可以被利用來提供同聲傳譯下跌混合一個帶限高頻信號(見頻混頻器) 。ADC的結(jié)構(gòu)這些都是最常見方式的AD轉(zhuǎn)換器:直接轉(zhuǎn)換的ADC或Flash的ADC有一個比較存儲器,用來映射的解碼工作電壓范圍。比較存儲需要的邏輯電路產(chǎn)生為每一個代碼產(chǎn)生電壓范圍。直接轉(zhuǎn)換非常快,但通常只有8位分辨率( 255比較由于人數(shù)比較需要的是為2 n 1)或更少,因?yàn)樗枰幸粋€大的,昂貴的電路。這一類 ADC的有大尺寸的裸片,高輸入電容,很容易產(chǎn)生故障對輸出(輸出一個地地道道的序列碼) 。擴(kuò)展到較新的次微米技術(shù),設(shè)計(jì)限制中不利于作為裝置的錯配占主導(dǎo)地位。他們常常被用于視頻,寬帶通信或其他快速信號。 逐次逼近的ADC采用了比較拒絕的電壓范圍,最終解決對最后的電壓范圍。逐次逼近工程,不斷比較,輸入電壓到輸出端的一個內(nèi)部的數(shù)字模擬轉(zhuǎn)換器,直至最佳逼近的實(shí)現(xiàn)。在每一步,在這個過程中,二進(jìn)制值的逼近是儲存在一個逐次逼近寄存器(SAR) 。SAR使用一個參考電壓(這是最大的信號用于模數(shù)轉(zhuǎn)換的轉(zhuǎn)換器)進(jìn)行比較。例如,如果輸入電壓為60 V和參考電壓是100伏,在第一時鐘周期, 60伏特是比較至50伏特(參考,除以二,這是電壓輸出的內(nèi)部發(fā)援時投入是a39。1 39。其次是零) ,以及電壓從比較是積極的( or39。1 39。 ) (因?yàn)?0伏特大于50五) 。此時,第一二進(jìn)制數(shù)字( msb )設(shè)置為a39。1 39。 。在第二時鐘周期輸入電壓相比, 75 V (下被中途介于100和50伏特的:這是輸出的內(nèi)部發(fā)援會時,它的輸入is39。11 39。其次是零) ,因?yàn)?0 V是不少于75五,比較器輸出是現(xiàn)在陰性( or39。0 39。 ) 。第二個二進(jìn)制數(shù)字,因此設(shè)定為a39。0 39。 。在第三時鐘周期,輸入電壓相比, V (下中途之間的50 V和75五:這是輸出的內(nèi)部發(fā)援會時,它的輸入is39。101 39。其次為零) 。輸出的比較是否定的or39。0 39。 () ,使第三二進(jìn)制數(shù)字是設(shè)定為0 。第四個時鐘周期,同樣的結(jié)果在第四位數(shù)字的正a39。1 』 ( ,發(fā)援會輸出for39。1001 39。其次為零) 。結(jié)果,這將是在1001年以二進(jìn)制形式。這也是所謂的位加權(quán)轉(zhuǎn)換,是類似一個二進(jìn)制搜索。模擬值是四舍五入至最接近的二進(jìn)制值以下,這意味著這類型轉(zhuǎn)換器是中崛起(見上文) 。因?yàn)榻七B續(xù)(不同時) ,轉(zhuǎn)換需要一個時鐘周期為每比特的決議理想。時鐘頻率必須等于采樣頻率乘以人數(shù)位分辨率理想。舉例來說,時鐘頻率超過140兆赫將須。 ADC的這一類有良好的決議和相當(dāng)廣泛的范圍。他們是更復(fù)雜的,比其他一些設(shè)計(jì)。 斜路比較,模數(shù)轉(zhuǎn)換器(也稱為整合,雙斜坡或多斜坡ADC )的產(chǎn)生鋸齒形的信號,表明斜道,然后迅速下降到零。當(dāng)坡道啟動時,計(jì)時器開始計(jì)數(shù)。當(dāng)坡道電壓相匹配的輸入,比較火災(zāi),和計(jì)時器的價值是記錄。定時匝道轉(zhuǎn)換需要至少上晶體管的數(shù)量。坡道的時間是溫度敏感,因?yàn)殡娐樊a(chǎn)生的坡道,往往只是一些簡單的振蕩器。有兩個解決辦法:使用頻率計(jì)數(shù)器駕駛DAC和然后使用比較,以保存柜的價值,或校準(zhǔn)按時坡道。一個特別的優(yōu)勢,匝道比較系統(tǒng),比較第二個信號,只是需要另一個比較,和另一登記冊來儲存電壓值。一個很簡單的(非線形)的坡道上變頻器便可實(shí)施與微控制器和一個電阻和電容器。反之亦然填充電容器可以采取從1積分,時間到幅度變換器,相位檢測器,采樣保持電路,或高峰期和保持電路,并已出院。這樣做的好處,一個比較緩慢,不能受到干擾的快速輸入的變化。 一三角洲編碼的ADC已上升計(jì)數(shù)器認(rèn)為包括數(shù)字模擬轉(zhuǎn)換器( DAC ) 。輸入信號和發(fā)援會都去一個比較。比較控制柜。電路采用負(fù)反饋,從比較調(diào)整柜臺,直到發(fā)援會的輸出是足夠接近,以輸入信號。有多少是讀出柜。三角洲轉(zhuǎn)換器有非常廣泛的范圍,高分辨率,但轉(zhuǎn)換時間是依賴于輸入信號的水平,雖然它會永遠(yuǎn)有保證的最壞情況。三角洲轉(zhuǎn)換往往是很好的選擇,閱讀現(xiàn)實(shí)世界的信號。最信號從物理系統(tǒng)不改變突然。一些轉(zhuǎn)換器結(jié)合起來,三角洲和逐次逼近的辦法。這個工程,以及特別是當(dāng)高頻率是眾所周知的是小的幅度。 單通道模數(shù)轉(zhuǎn)換器使用兩個或兩個以上的步驟。首先,粗轉(zhuǎn)換工作要做。在第二個步驟,分別輸入信號的決心與數(shù)字模擬轉(zhuǎn)換器( DAC ) 。這種差異是,然后轉(zhuǎn)換成更細(xì),結(jié)果相結(jié)合,在最后一步。這可以被視為一個完善逐次逼近的ADC ,其中反饋的參考信號組成的臨時轉(zhuǎn)換的一整系列的雙邊投資條約(例如, 4位) ,而非僅僅是下一代最重要的一點(diǎn)。相結(jié)合的優(yōu)點(diǎn),逐次逼近和Flash的ADC這類型的速度快,具有高解析度,只需要一個小裸片尺寸。 1 Σ Δ ADC的(也稱為一款Δ Σ ADC )的期望信號由一個大的因素和過濾器所需的信號頻帶。一般較小的雙邊投資協(xié)定的數(shù)量超過所需的轉(zhuǎn)換使用閃光燈的ADC后,過濾器。由此產(chǎn)生的信號,隨著錯誤所產(chǎn)生的離散級別的閃光,是回饋和減去輸入過濾器。這種消極的反饋效應(yīng)噪聲整形的錯誤是由于要閃光,以便它不會出現(xiàn)在期望信號的頻率。數(shù)字濾波器(抽取濾波器)如下的ADC從而降低了采樣率,過濾器,小康不想要的噪聲信號,并提高該決議的輸出。 ( Σ Δ調(diào)制,也稱為Delta Sigma調(diào)制) ADC通常使用的一些計(jì)劃,類似上述其中一個。 英文資料AnalogtoDigital converterFrom Wikipedia,An analogtodigital converter (abbreviated ADC, A/D or A to D) is an electronic integrated circuit, which converts continuous signals to discrete digital numbers. The reverse operation is performed by a digitaltoanalog converter (DAC).Typically, an ADC is an electronic device that converts an input analog voltage (or current) to a digital number. The digital output may be using different coding schemes, such as binary, Gray code or two39。s plement binary. However, some nonelectronic or only partially electronic devices, such as rotary encoders, can also be considered ADCs.[edit] Linear ADCsMost ADCs are of a type known as linear, although analogtodigital conversion is an inherently nonlinear process (since the mapping of a continuous space to a discrete space is a piecewiseconstant and therefore nonlinear operation). The term linear as used here means that the range of the input values that map to each output value has a linear relationship with the output value,[edit] Nonlinear ADCsIf the probability density function of a signal being digitized is uniform, then the signaltonoise ratio relative to the quantization noise is the best possible. Because of this, it39。s usual to pass the signal through its cumulative distribution function (CDF) before the quantization. This is good because the regions that are more important get quantized with a better resolution. In the dequantization process, the inverse CDF is needed.[edit] AccuracyAn ADC has several sources of errors. Quantization error and nonlinearity is intrinsic to any analogtodigital conversion. There is also a socalled aperture error which is due to a clock jitter and is revealed when digitizing a signal (not a single value).These errors are measured in a unit called the LSB, which is an abbreviation for least significant bit. In the above example of an eightbit ADC, an error of one LSB is 1/256 of the full signal range, or about %.[edit] NonlinearityAll ADCs suffer from nonlinearity errors caused by their physical imperfections, causing their output to deviate from a linear function (or some other function, in the case of a deliberately nonlinear ADC) of their input. These errors can sometimes be mitigated by calibration, or prevented by testing.Important parameters for linearity are integral nonlinearity (INL) and differential nonlinearity (DNL). therefore you need to do a careful c alculation when you do the convergence.[edit] Sampling rateThe analog signal is continuous in time and it is necessary to convert this to a flow of digital values. It is therefore required to define the rate at which new digital values are sampled from the analog signal. The rate of new values is called the s
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1