freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

基于89c51rc自動控制澆花系統(tǒng)畢業(yè)設計任務書(編輯修改稿)

2025-07-25 01:57 本頁面
 

【文章內容簡介】 M(如93C424C02等)。而且與傳統(tǒng)8051單片機程序兼容,硬件無需改動。表31中為STC89系列單片機部分型號參數。S 表31 STC89C51RC系列單片機部分型號參數 STC89C51RC特性STC89C51RC的主要特性如下表所示:兼容MCS—51指令系統(tǒng)32個可編程I/O線4k字節(jié)可編程閃爍存儲器可編程UARL通道三個16位可編程定時/計數器中斷時鐘頻率024MHz2個外部中斷源,共8個中斷源2568bit內部RAM2個讀寫中斷口線可直接驅動LED軟件設置睡眠和喚醒功能低功耗空閑和掉電模式圖32 STC89C51RC的主要特性STC89C51RC為40腳雙列直插封裝的8位通用微處理器,采用工業(yè)標準的C51內核,在內部功能及管腳排布上與通用的8xc52相同,其主要用于會聚調整時的功能控制。功能包括對會聚主IC內部寄存器、數據RAM及外部接口等功能部件的初始化,會聚調整控制,會聚測試圖控制,紅外遙控信號IR的接收解碼及與主板CPU通信等。主要管腳有:XTAL1(19腳)和XTAL2(18腳)為振蕩器輸入輸出端口,外接12MHz 晶振。RST/Vpd(9腳)為復位輸入端口,外接電阻電容組成的復位電路。VCC(40腳)和VSS(20腳)為供電端口,分別接+5V電源的正負端。P0~P3 為可編程通用I/O腳,其功能用途由軟件定義,在本設計中,P0端口(32~39腳)被定義為N1功能控制端口,分別與N1的相應功能管腳相連接,13腳定義為IR輸入端,10腳和11腳定義為I2C總線控制端口,分別連接N1的SDAS(18腳)和SCLS(19腳)端口,12腳、27腳及28腳定義為握手信號功能端口,連接主板CPU的相應功能端,用于當前制式的檢測及會聚調整狀態(tài)進入的控制功能。P0口:P0口是一組8位漏極開路型雙向I/O 口,也即地址/數據總線復用口。作為輸出口用時,每位能吸收電流的方式驅動8個TTL邏輯門電路,對端口P0寫“1”時,可作為高阻抗輸入端用。在訪問外部數據存儲器或程序存儲器時,這組口線分時轉換地址(低8位)和數據總線復用,在訪問期間激活內部上拉電阻。在Flash 編程時,P0口接收指令字節(jié),而在程序校驗時,輸出指令字節(jié),校驗時,要求外接上拉電阻。P1口:P1是一個帶內部上拉電阻的8位雙向I/O口,P1的輸出緩沖級可驅動(吸收或輸出電流)4個TTL邏輯門電路。對端口寫“1”,通過內部的上拉電阻把端口拉到高電平,此時可作輸入口。作輸入口使用時,因為內部存在上拉電阻,某個引腳被外部信號拉低時會輸出一個電流(IIL)。與AT89C51不同之處是,()和輸入()。Flash編程和程序校驗期間,P1接收低8位地址。P2口:P2是一個帶有內部上拉電阻的8 位雙向I/O口,P2的輸出緩沖級可驅動(吸收或輸出電流)4個TTL邏輯門電路。對端口P2寫“1”,通過內部的上拉電阻把端口拉到高電平,此時可作輸入口,作輸入口使用時,因為內部存在上拉電阻,某個引腳被外部信號拉低時會輸出一個電流(IIL)。在訪問外部程序存儲器或16位地址的外部數據存儲器(例如執(zhí)行MOVX @DPTR指令)時,P2口送出高8位地址數據。在訪問8位地址的外部數據存儲器(如執(zhí)行MOVX @RI指令)時,P2口輸出P2鎖存器的內容。Flash編程或校驗時,P2亦接收高位地址和一些控制信號。P3口:P3口是一組帶有內部上拉電阻的8位雙向I/O口。P3口輸出緩沖級可驅動(吸收或輸出電流)4個TTL邏輯門電路。對P3口寫入“1”時,它們被內部上拉電阻拉高并可作為輸入端口。此時,被外部拉低的P3口將用上拉電阻輸出電流(IIL)。P3口除了作為一般的I/O口線外,更重要的用途是它的第二功能P3口還接收一些用于Flash 閃速存儲器編程和程序校驗的控制信號。RST:復位輸入。當振蕩器工作時,RST引腳出現兩個機器周期以上高電平將使單片機復位。ALE/PROG:當訪問外部程序存儲器或數據存儲器時,ALE(地址鎖存允許)輸出脈沖用于鎖存地址的低8位字節(jié)。一般情況下,ALE仍以時鐘振蕩頻率的1/6輸出固定的脈沖信號,因此它可對外輸出時鐘或用于定時目的。要注意的是:每當訪問外部數據存儲器時將跳過一個AL脈沖。對Flash存儲器編程期間,該引腳還用于輸入編程脈沖(PROG)。如有必要,可通過對特殊功能寄存器(SFR)區(qū)中的8EH單元的D0位置位,可禁止ALE操作。該位置位后,只有一條 MOVX 和MOVC指令才能將ALE激活。此外,該引腳會被微弱拉高,單片機執(zhí)行外部程序時,應設置ALE禁止位無效。PSEN:程序儲存允許(PSEN)輸出是外部程序存儲器的讀選通信號,當STC89C51RC由外部程序存儲器取指令(或數據)時,每個機器周期兩次PSEN有效,即輸出兩個脈沖。在此期間,當訪問外部數據存儲器,將跳過兩次PSEN信號。EA/VPP:外部訪問允許。欲使CPU僅訪問外部程序存儲器(地址為0000H—FFFFH),EA端必須保持低電平(接地)。需注意的是:如果加密位LB1被編程,復位時內部會鎖存EA端狀態(tài)。如EA端為高電平(接Vcc端),CPU則執(zhí)行內部程序存儲器中的指令。Flash存儲器編程時,該引腳加上+12V的編程允許電源Vpp,當然這必須是該器件是使用12V編程電壓Vpp。XTAL1:振蕩器反相放大器的及內部時鐘發(fā)生器的輸入端。XTAL2:振蕩器反相放大器的輸出端。圖33 STC89C51RC外部引腳引腳配置及功能 STC89C51RC單片機有40個引腳,32個外部雙向輸入/輸出端口,同時內含2個外中端口,3個16位可編程定時計數器,2個全雙工串行通信口,STC89C51RC可按照常規(guī)方法進行編程。其將通用的微處理器和Flash存儲器結合在一起,特別是可反復擦寫的Flash存儲器可有效地降低開發(fā)成本。時鐘電路設計 AT89S52單片機內部有個振蕩器,可以用作CPU的時鐘源。本系統(tǒng)時鐘選用內部方式。AT89S52內部含有一個高增益的反相放大器,通過XTAL1(輸入端)、XTAL2(輸出端)外接作為反饋元件的片外石英晶體(或陶瓷諧振器)和電容C1,C2組成的并聯(lián)諧振電路后便構成片內自激振蕩器,從而利用它內部的振蕩器產生時鐘。連接方法見圖34所示,其中晶體呈感性,其決定著振蕩器的振蕩頻率;電容Cl,C2對頻率有微調作用。電路中反饋元件選用石英晶體,電容Cl和C2均為22PF,電容與晶體的安裝位置應盡量靠近單片機。圖34時鐘電路復位電路設計89系列單片機在啟動時也需要復位使CPU及系統(tǒng)各部件處于確定的初始狀態(tài),并從初始態(tài)開始工作。按下SW,電源對C充電,使RST端快速到達高電平;松開按鍵,C向芯片內阻放電,恢復為低電平,從而使單片機可靠復位,一般R1選470 kΩ, kΩ,C選22uF。AT89S52的按鍵復位電路見圖35,電路簡單可靠。圖35 按鍵復位電路傳感器基本概念: 傳感器技術和計算機技術及通信機技術構成了信息技術,成為信息時代的三大支柱。后兩者發(fā)展迅速,唯有傳感器技術發(fā)展滯后。傳感器技術是衡量一個國家科技發(fā)展水平的重要標志。 依照中華人民共和國國家標準(GB/T76651987傳感器通用術語)的規(guī)定,傳感器的定義為:“能感受規(guī)定的被測量并按照一定的規(guī)律轉換成可用輸出信號的器件或裝置”,通常由敏感元件和轉換元件組成。其中敏感元件“指傳感器中能直接感受(或響應)被測量的部分”,此處的被測量一般
點擊復制文檔內容
環(huán)評公示相關推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1