【文章內容簡介】
計數(shù),當高、低位計數(shù)器處于全零時,CPD(DWN)端的輸入時鐘脈沖作用下,計數(shù)器再次進入下次循環(huán)減計數(shù)。 鎖存譯碼顯示電路此模塊主要是由74LS373,74LS48譯碼器和共陰極七段LED顯示器組成,通過計數(shù)器加到鎖存器再到譯碼器,從而實現(xiàn)共陰極七段LED顯示器從30遞減到零的計數(shù)顯示功能。 控制鎖存電路為了實現(xiàn)定時顯示功能,必須在計時電路的輸出與譯碼顯示電路的輸入之間接入控制鎖存電路,鎖存器采用74LS373,先介紹一下鎖存器芯片74LS373,它是帶三態(tài)緩沖輸出的8D觸發(fā)器,其引腳圖、結構功能圖如下:74LS373引腳圖功 能00直通Q = D01保持(Q保持不變)1X輸出高阻74LS373結構功能圖如上圖所示,它的工作原理是,G——輸入端, 連高電平,暢通無阻;低電平,關門鎖存。圖中OE——使能端,接地。當G=“1”時,74LS373輸出端1Q—8Q與輸入端1D—8D相同; 當G為下降沿時,將輸入數(shù)據(jù)鎖存。當連接時,鎖存器的8個數(shù)據(jù)輸入信號D8D1來自計數(shù)器中十位和個位計數(shù)器的8個輸出信號,鎖存器的8個鎖存輸出信號Q8Q1送至譯碼顯示電路中的十位及個位BCD譯碼器的8個輸入端。當鎖存器的鎖存控制端Q端為低時鐘脈沖時,鎖存器關閉,其輸出不隨輸入D變化,即計數(shù)器的輸出與譯碼器的輸入隔離,計數(shù)結果不能被譯碼、顯示。只有在鎖存控制端Q端輸入時鐘脈沖上升沿時,鎖存器開啟,輸入數(shù)據(jù)才被鎖存起來,并送至輸出端,D到Q直通,從而將計數(shù)結果送至譯碼器的輸入端,經譯碼后顯示相應的時間(該時刻的2位計數(shù)結果)。因為此定時為30秒的報警器要求每隔5秒顯示一次時間,所以應當個位74LS192輸出為0或5對應的二進制數(shù)時,才應使得Q端為高電平,將0或5的時間鎖存住。因此固應在Q端與計數(shù)器的個位輸出接一個如下門電路。如上圖所示,從而可以實現(xiàn)如下計算:+ =1,進而使得當個位74LS192輸出為0或5對應的二進制數(shù)時,才應使得Q端為高電平,將0或5的時間鎖存住,實現(xiàn)控制鎖存。 譯碼顯示74LS48是七段顯示譯碼器,其管腳圖如下圖所示?,F(xiàn)將各管腳功能介紹一下: A、B、C、D是BCD碼的輸入端;a b c d e f g是輸出端;試燈輸入端:低電平有效。當=0時,數(shù)碼管的七段應全亮,與輸入的譯碼信號無關。本輸入端用于測試數(shù)碼管的好壞;動態(tài)滅零輸入端:低電平有效。當==0、且譯碼輸入為0時,該位輸出不顯示,即0字被熄滅;當譯碼輸入不全為0時,該位正常顯示。本輸入端用于消隱無效的0。; 滅燈輸入/動態(tài)滅零輸出端:這是一個特殊的端鈕,有時用作輸入,有時用作輸出。當作為輸入使用,且=0時,數(shù)碼管七段全滅,與譯碼輸入無關。當作為輸出使用時,受控于和:當=1且=0時,=0;其它情況下=1