freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的自動(dòng)售貨機(jī)設(shè)計(jì)(留存版)

  

【正文】 9。輸入信號(hào)為a1,a2,a3,a8。139。039。elsif a8=39。xuan_yl=39。end if。 ELSE DIVCLK = NOT DIVCLK。end jishu。 end if。 end process。chu_rg,chu_hb,chu_yl,chu_schb:OUT STD_LOGIC)。 chu_hb=39。elsif xuan_schb=39。chu_schb=39。出貨模塊的仿真結(jié)果如下: 1當(dāng)輸入信號(hào)en為1,xuan_rg信號(hào)為1時(shí),chu_rg信號(hào)為1,:圖 chu_rg信號(hào)為1時(shí)的仿真結(jié)果 2 當(dāng)輸入信號(hào)en為0,xuan_rg信號(hào)為1時(shí),chu_rg信號(hào)為0,仿真結(jié)果如圖 : chu_rg信號(hào)為0時(shí)的仿真結(jié)果 找零模塊找零模塊的作用是對(duì)購(gòu)物結(jié)束后的所需找零數(shù)目進(jìn)行顯示。WHEN 1 = outp:=0110000。 f = outp(5)。library ieee。139。039。039。and var=b thencurrent_state=qa。 clr=39。139。di=bvar。 . Lai。 參 考 文 獻(xiàn) 1 袁亞恒,[J],武漢理工大學(xué)學(xué)報(bào),(12):1351382 范文萍,[J],(14):28303 宋瀟,李佩佩,[J],科技信息,(33):1191204 譚衛(wèi)澤,[J],(4):901105 陳志剛. VHDL語(yǔ)言在電路設(shè)計(jì)中的優(yōu)化[J], (9):1351406 [M],北京:電子工業(yè)出版社,20077 張凱,[M],北京:國(guó)防工業(yè)出版社,20048 姜雪松,吳鈺淳,,北京:機(jī)械工業(yè)出版社,2006:302348.9 潘松,:電子科技大學(xué)出版社,200210 徐光軍,:電子工業(yè)出版社,200211 PETER R. WILSON. UNDERSTANDING THE FPGA DESIGN FLOW, Electronics world,2008(1865):323512 . Wu。en3=39。139。139。when qb=if t=39。current_state=qa。elsecase current_state iswhen qa= if d=0 thencurrent_state=qa。event。package state_pack istype state is(qa,qb)。 d = outp(3)。 variable outp:data_out。end process。 chu_hb=39。chu_yl=39。thenchu_rg=39。USE 。 end if。 end if。entity jishu isport(clk,en,clr: in std_logic。139。xuan_hb=39。xuan_schb=39。xuan_schb=39。139。139。: reset輸入為0時(shí)的仿真結(jié)果2 當(dāng)reset輸入為1時(shí),輸入5元,2元,1元,bi輸出應(yīng)為0。bi=qian。bi=5。 then state=1。beginprocessvariable qian:integer range 0 to 15。投入錢(qián)(1元,2元,5元),當(dāng)投入硬幣等于或者超過(guò)商品價(jià)格時(shí)進(jìn)入下一狀態(tài)。自動(dòng)售貨機(jī)允許投入1元,2元,5元硬幣:當(dāng)總幣值等于顧客需要的商品單價(jià)時(shí),機(jī)器送出需要的商品:若總幣值大于顧客需要的商品單價(jià)時(shí),機(jī)器除提供所需商品外,并將余幣退出;若總幣值小于顧客需要的商品單價(jià)時(shí),機(jī)器退出顧客投入的硬幣。FLEX10K10主要特點(diǎn)如下:(1)它是工業(yè)世界的第一種嵌入式可編程邏輯器件,提供了在單個(gè)器件中的系統(tǒng)集成,具有實(shí)現(xiàn)宏函數(shù)的嵌入式陣列和實(shí)現(xiàn)普通功能的邏輯陣列;(2)高密度,它具有10000—150000個(gè)可用門(mén),高達(dá)40960位內(nèi)部RAM;(3)系統(tǒng)支持多電壓IO接口;(4)低功耗,;(5)靈活的內(nèi)部連接,快速、可預(yù)測(cè)連線(xiàn)延時(shí)的快速通道連續(xù)式分布結(jié)構(gòu);(6)增強(qiáng)功能的IO引腳,每個(gè)引腳都有一個(gè)獨(dú)立的三臺(tái)輸出使能控制和每個(gè)IO引腳都有漏極開(kāi)路選擇;FLEX10K引腳簡(jiǎn)介EPF10K10有84I/O口,其豐富的IO資源,適用于速度要求高或需要較多的I/O引腳電路或系統(tǒng)中適用。這方面主要是FPGA技術(shù)和專(zhuān)業(yè)技術(shù)的結(jié)合問(wèn)題,此外,關(guān)與專(zhuān)業(yè)客戶(hù)的界面問(wèn)題,產(chǎn)品設(shè)計(jì)分為專(zhuān)業(yè)工具類(lèi)產(chǎn)品及民用產(chǎn)品,前者重點(diǎn)在性能,后者對(duì)價(jià)格敏感,產(chǎn)品設(shè)計(jì)以實(shí)現(xiàn)產(chǎn)品功能為主要目的。EDA技術(shù)的出現(xiàn),極大地提高了電路設(shè)計(jì)的效率和可操作性,減輕了設(shè)計(jì)者的勞動(dòng)強(qiáng)度。FPGA 具有可靠性高、編程簡(jiǎn)單、維護(hù)方便等優(yōu)點(diǎn),已在工業(yè)控制領(lǐng)域得到廣泛應(yīng)用。 自動(dòng)售貨機(jī)的歷史自動(dòng)售貨機(jī)是一種全新的商業(yè)零售形式,20世紀(jì)70年代自日本和歐美發(fā)展起來(lái)。硬件系統(tǒng)設(shè)計(jì)是圍繞所選合適的FPGA器件的硬件電路設(shè)計(jì)。自動(dòng)售貨機(jī)是商業(yè)自動(dòng)化的常用設(shè)備,它不受時(shí)間、地點(diǎn)的限制,能節(jié)省人力、方便交易。全球著名飲料商可口可樂(lè)公司在全世界就布有50萬(wàn)臺(tái)飲料自動(dòng)售貨機(jī)。例如實(shí)行聯(lián)機(jī)方式,通過(guò)電話(huà)線(xiàn)路將自動(dòng)售貨機(jī)內(nèi)的庫(kù)存信息及時(shí)地傳送各營(yíng)業(yè)點(diǎn)的電腦中,從而確保了商品的發(fā)送、補(bǔ)充以及商品選定的順利進(jìn)行。 VHDL描述語(yǔ)言VHDL ( very high speed integrated circuit hard2ware descrip tion language)是指超高速集成電路硬件描述語(yǔ)言。這對(duì)于快速構(gòu)成FPGA大型系統(tǒng)來(lái)講是很有幫助的。圖 時(shí)鐘發(fā)生器 電源電路日常所用到的電源為220V電壓的電源,但是本課題中自動(dòng)售貨機(jī)所需要的電壓為5V,因此我們需要設(shè)定一個(gè)變壓電路來(lái)完成所需的電壓。(4)每次投幣的時(shí)間有限制,不得超過(guò)30秒,在時(shí)間到時(shí),總幣值不足顧客購(gòu)買(mǎi)的商品單價(jià)時(shí),自動(dòng)售貨機(jī)按不足錢(qián)數(shù)處理,退還全部硬幣。若大于或等于商品數(shù)則通過(guò)控制系統(tǒng)找零,用LED顯示找零數(shù),送出商品。and clk39。en=39。end if。elsif a5=39。而xuan_rg,xuan_hb,xuan_yl,xuan_schb為四個(gè)輸出信號(hào),與出貨模塊連接。 then d=1。xuan_hb=39。139。039。end process。Q =0。 architecture a of jishu is signal bcd1n: std_logic_vector(3 downto 0)。 end process。 process (en,bcd10n) begin if (en=39。END chuhuo。039。139。039。找零顯示模塊的輸入端接收來(lái)自控制模塊的輸入信號(hào),輸出端外接LED顯示燈,由于找零的數(shù)目為范圍為0至8,因此只需要一個(gè)LED顯示燈,輸出信號(hào)為a,b,c,d,e,f,g。WHEN 2 = outp:=1101101。 g = outp(6)。use 。 thencurrent_state=qa。en2=39。en2=39。en1=39。039。en3=39。end if。 . Wang The Reconfigurable Embedded Nc System Based On Fpga . Key Engineering Materials ,2009(1):703708.13 Adec .VHDL Language Reference Guide. NV USA,199914 Mark D. Birnbaum .Essential electronic design automation (EDA). China Machine Press, 2005. , 234 p. : 2415 Rusdiansyah A, Tsao D B. An integratedmodel of the periodic delivery p roblems for vending machine supp ly chains [ J ]. Journal of Food Engineering, 2005, 70 (3) : 421 434 致 謝本課題在選題及研究過(guò)程中得到劉艷萍老師的親切關(guān)懷和悉心指導(dǎo)下完成的。2 仿真過(guò)程中找零所得錢(qián)幣數(shù)目不能達(dá)到預(yù)期效果,通過(guò)調(diào)整主控模塊程序已得到解決。139。clr=39。 and bvar thenen1=39。end if。此段程序?yàn)槭圬洐C(jī)在初始狀態(tài)時(shí)的信號(hào)輸出,當(dāng)d輸入信號(hào)時(shí)進(jìn)入對(duì)比程序。di=0。 and clk39。use 。 c = outp(2)。ARCHITECTURE a OF zhaoling IS BEGIN Process (di) type data_out is array (0 to 6) of std_logic。end if。039。039。139。 出貨模塊出貨模塊主要程序如下:LIBRARY ieee。 end if。139。use 。EVENT AND CLK=39。039。else d=0。039。xuan_yl=39。 thenif a1=39。通過(guò)程序所得到的仿真圖如下所示:1 當(dāng)reset輸入為0,輸入5元,2元,1元時(shí),輸出結(jié)果為7。 then qian:=qian+2。qian:=5。139。architecture a of toubi issignal state:integer range 0 to 1。(2)投幣狀態(tài):在這個(gè)狀態(tài)時(shí)xuan_rg,xuan_
點(diǎn)擊復(fù)制文檔內(nèi)容
高考資料相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1